<em id="0s9ur"></em>

<em id="0s9ur"></em>
<div id="0s9ur"><ol id="0s9ur"></ol></div>
<div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

      <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>

      電子發燒友網 > EDA/IC設計

      PCB印刷電路板設計高頻布線的技巧

      PCB印刷電路板設計高頻布線的技巧

      (1)高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須的,也是降低干擾的有效手段。 (2)高速電路器件管腳間的引線彎折越少越好。高頻電路布線的引線最好采用全直線...

      2019-01-11 標簽:模擬電路印刷電路板pcb設計數字電路 7

      PCB抄板的過程及步驟

      PCB抄板的過程及步驟

      PCB抄板,就是在已經有電子產品和電路板實物的前提下,利用反向技術手段對電路板進行逆向解析,將原有產品的PCB文件、物料清單、原理圖等技術文件進行1:1的還原操作,然后再利用這些技術...

      2019-01-11 標簽:電路板pcb抄板 4

      PCB板蝕刻過程中應注意哪些問題

      PCB板蝕刻過程中應注意哪些問題

      維護蝕刻設備的最關鍵因素就是要保證噴嘴的高清潔度及無阻塞物,使噴嘴能暢順地噴射。阻塞物或結渣會使噴射時產生壓力作用,沖擊板面。而噴嘴不清潔,則會造成蝕刻不均勻而使整塊電路...

      2019-01-10 標簽:pcb板電路板蝕刻 38

      PCB設計模擬布線和數字布線的區別及相似之處

      PCB設計模擬布線和數字布線的區別及相似之處

      在電路板上加旁路或去耦電容,以及這些電容在板上的位置,對于數字和模擬設計來說都屬于常識。但有趣的是,其原因卻有所不同。在模擬布線設計中,旁路電容通常用于旁路電源上的高頻信...

      2019-01-10 標簽:pcb設計模擬布線數字布線 37

      PCB材料對微帶線和接地共面波導電路的影響

      PCB材料對微帶線和接地共面波導電路的影響

      兩種傳輸線技術的不同之處在于:接地共面波導中,頂層接地導體和信號導體之間的小間距可以實現電路的低阻抗,且通過調節該間距可以改變電路的阻抗。接地導體和信號導體的間距增大,阻...

      2019-01-09 標簽:微帶線pcb材料共面波導 81

      什么是串行總線和并行總線區別是什么

      什么是串行總線和并行總線區別是什么

      并行傳輸最好的例子就是存儲芯片DDR,它是有一組數據線D0—D7,加DQS,DQM,這一組線是一起傳輸的,無論哪位產生錯誤,數據都不會正確的傳送過去,只有重新傳輸。所以數據線每根線要等長...

      2019-01-09 標簽:pcb設計串行總線并行總線 45

      PCB材料對微帶線和接地共面波導電路有著怎樣的影響

      PCB材料對微帶線和接地共面波導電路有著怎樣的影響

      兩種傳輸線技術的不同之處在于:接地共面波導中,頂層接地導體和信號導體之間的小間距可以實現電路的低阻抗,且通過調節該間距可以改變電路的阻抗。...

      2019-01-08 標簽:微帶線pcb材料共面波導 74

      無線設計中PCB天線該如何選擇

      無線設計中PCB天線該如何選擇

      天線是許多無線系統的關鍵組件,印刷電路板(PCB)天線由于體積小,易于與其他高頻電路集成因而在行業中有著廣泛的應用。PCB天線的性能和一致性在很大程度上取決于其基礎電路層壓板的質...

      2019-01-08 標簽:無線設計pcb天線 57

      PCB板上走線串擾的形成原理及影響

      PCB板上走線串擾的形成原理及影響

      串擾形成的根源在于耦合。在多導體系統中,導體間通過電場和磁場發生耦合。這種耦合會把信號的一部分能量傳遞到鄰近的導體上,從而形成噪聲。耦合的方式主要有兩種:1、容性耦合。2、...

      2019-01-07 標簽:pcb板串擾 72

      PCB設計的十大黃金法則介紹

      PCB設計的十大黃金法則介紹

      盡管目前半導體集成度越來越高,許多應用也都有隨時可用的片上系統,同時許多功能強大且開箱即用的開發板也越來越可輕松獲取,但許多使用案例中電子產品的應用仍然需要使用定制PCB。在...

      2019-01-07 標簽:pcb設計 123

      ic設計——CDC的基本概念

      ic設計——CDC的基本概念

      一個系統中往往會存在多個時鐘,這些時鐘之間有可能是同步的,也有可能是異步的。如果一個系統中,異步時鐘之間存在信號通道,則就會存在CDC(clock domain crossing)問題。在下面的文章里,...

      2019-01-04 標簽:IC設計CDC 71

      IC設計常見的異步電路處理故障

      IC設計常見的異步電路處理故障

      時序邏輯中大量使用D觸發器,D觸發器的一般結構是:兩個串聯的反相器加兩個傳輸門構成鎖存器,兩個鎖存器串聯構成D觸發器。D觸發器是一種雙穩態電路,兩個穩定狀態”1“、”0“。兩個反...

      2019-01-04 標簽:IC設計D觸發器異步電路 188

      IC設計工程師應該要具備的知識架構(超詳細)

      IC設計工程師應該要具備的知識架構(超詳細)

      作為一個真正合格的數字IC設計工程師,你永遠都需要去不斷學習更加先進的知識和技術。因此,這里列出來的技能永遠都不會是完整的。我盡量每年都對這個列表進行一次更新。...

      2019-01-04 標簽:IC設計工程師 124

      一個靜電保護ESD的工藝電路解析

      一個靜電保護ESD的工藝電路解析

      這個靜電保護電路的好處有兩方面。一方面,增大了ESD(靜電防護)的泄流能力,一方面降低了ESD保護電路的電容。泄流能力我們從上邊的這個電路中的三極管放大就可以看出來。但是降低電容...

      2019-01-06 標簽:集成電路靜電保護 206

      四個常用的集成電路淺析

      四個常用的集成電路淺析

      ASIC原本就是專門為某一項功能開發的專用集成芯片,比如攝像頭里面的芯片,小小的一片,集成度很低,成本很低,可是夠用了。一個低端攝像頭價格很 便宜,買一片ARM費用就不可同日而語了...

      2019-01-06 標簽:fpga集成電路mcu 194

      IC產業2019年IPO第一股,博通集成正式過會!

      IC產業2019年IPO第一股,博通集成正式過會!

      1月3日消息,據可靠消息,在今日召開的第十七屆發審委2019年第4次工作會議上,博通集成電路(上海)股份有限公司(簡稱:博通集成)首發上會獲通過! 集成電路芯片行業是全球信息產業的基礎,...

      2019-01-03 標簽:智能家居無線通訊 389

      華興集成電路完成千萬美金A輪融資,已量產一代芯片 儲備四代技術

      華興集成電路完成千萬美金A輪融資,已量產一代芯片 儲備四代技術

      華興集成電路:堅持獨立自主研發國產芯片的高新技術企業 ●2012年華興集成電路設計有限公司成立; ●2014年入駐啟迪之星同年獲得種子輪投資; ●2015年獲啟迪之星領投的天使輪融資; ●2...

      2019-01-03 標簽:芯片集成電路 1325

      基于FPGA的Petri網的硬件實現

      基于FPGA的Petri網的硬件實現

      Petri網是異步并發現象建模的重要工具,Petri網的硬件實現將為并行控制器的設計提供一種有效的途徑.本文在通用的EDA軟件Max+PlusII中,研究了基本Petri網和時延Petrii網的硬件實現,用VHDL語言分別...

      2019-01-01 標簽:FPGA設計Petri網 140

      基于CPLD的測試系統接口設計

      基于CPLD的測試系統接口設計

      介紹了一種用CPLD(復雜可編程邏輯器件)作為核心控制電路的測試系統接口,通過時cPLD和竹L電路的比較及cPLD在系統中實現的強大功能,論述了CPLD在測試系統接口中應用的可行性和優越性,簡單...

      2019-01-01 標簽:CPLD設計 127

      2018“青山湖杯”微納智造(集成電路)創新挑戰賽 圓滿收官

      12月26日,由杭州城西科創產業集聚區管委會、杭州市臨安區人民政府主辦,浙江杭州青山湖科技城管委會、摩爾精英共同承辦、電子發燒友網協辦的2018青山湖杯微納智造(集成電路)創新挑戰...

      2018-12-27 標簽:集成電路智能醫療電子發燒友網 838

      微波EDA電磁場仿真軟件評述

      微波EDA電磁場仿真軟件評述

      目前,國外各種商業化的微波EDA軟件工具不斷涌現.功能強大,主要應用領域相當廣泛,特別是在移動通信、無線設計、信號完整性和電磁兼容(EMC)等方面顯得更加突出。本文針對現行的諸多商...

      2019-01-01 標簽:仿真EDA技術電磁場 81

      礦機中的芯片封裝設計方案

      礦機中的芯片封裝設計方案

      如果是一個原理工程師或者PCB工程師或者單純的substrate工程師都可能無法真正的認識到并做出改進,因為實際上對于封裝工程師而言,也許他不會意識到系統設計上的大電流給后端造成的困擾,...

      2019-01-01 標簽:pcbeda挖礦機 461

      全球晶圓廠投資金額下調,臺積電卻出現24%的年成長率

      全球晶圓廠投資金額下調,臺積電卻出現24%的年成長率

      SEMI臺灣區總裁曹世綸表示,存儲器價格下跌與中美貿易戰之下導致公司投資計劃改變,為晶圓廠資本投資快速下滑兩大主因,其中又以先進存儲器制造商、中國大陸晶圓廠、及28納米或以上成熟...

      2018-12-22 標簽:臺積電晶圓 630

      集成電路掩模行業技術進步巨大,把握發展新時代

      集成電路掩模行業技術進步巨大,把握發展新時代

      時光飛逝,時間已經進入21世紀,40年改革開放以來電子信息產業取得的巨大成績有目共睹!今天集成電路相關的技術和產業發展極快,令人難以想象,在當今這個高速信息時代,其以超摩爾定...

      2018-12-22 標簽:集成電路 711

      電子發燒友協辦-2018“青山湖杯”微納智造(集成電路)創新挑戰賽決賽開戰在即,決賽12強項目名單正式公布

      電子發燒友協辦-2018“青山湖杯”微納智造(集成電路)創新挑戰賽決賽開戰在

      2018年12月19日,中國杭州由浙江杭州城西科創產業集聚區管委會、杭州市臨安區人民政府主辦,杭州青山湖科技城管委會、摩爾精英共同承辦、 電子發燒友網協辦 的2018青山湖杯微納智造創新挑...

      2018-12-20 標簽:集成電路電子發燒友 683

      使用verilogHDL實現乘法器

      使用verilogHDL實現乘法器

      本文在設計實現乘法器時,采用了4-2和5-2混合壓縮器對部分積進行壓縮,減少了乘法器的延時和資源占 用率;經XilinxISE和QuartusII兩種集成開發環境下的綜合仿真測試,與用VerilogHDL語言實現的兩...

      2018-12-19 標簽:VerilogEDA技術 514

      紫光董事會陣容確定 30億增資展銳

      紫光董事會陣容確定 30億增資展銳

      2018年12月11日消息,紫光集團宣布由紫光集團聯席總裁刁石京任紫光展銳副董事長及CEO,與聯席CEO楚慶一起開啟紫光展銳騰躍戰略的新篇章。紫光集團同時還宣布了調整后擁有豪華陣容的董事會...

      2018-12-11 標簽:5G紫光紫光展銳 714

      EDA實驗之在FPGA上設計一個DDS模塊

      EDA實驗之在FPGA上設計一個DDS模塊

      在FPGA上設計一個DDS模塊,在DE0 開發板上運行,在FPGA芯片內部合成出數字波形即可。...

      2018-12-08 標簽:fpgaedadds 231

      常見EDA軟件的不同格式PCB設計文件

      常見EDA軟件的不同格式PCB設計文件

      .pcb。最常見的后綴,很多PCB設計文件都是這一后綴,其中最常見的是Protel、PADS,此外還包括有ZUKEN公司的Cadstar、CR5000,Altimum的P-CAD等,筆者還碰到過后綴是pcb的gerber文件,用CAM350可以打開。...

      2018-12-08 標簽:pcbeda 217

      示波器測量高速信號時的注意事項

      示波器測量高速信號時的注意事項

      測量高速信號,首先要考慮測試系統的帶寬,這個測試系統的帶寬包括探頭的帶寬和示波器的帶寬。要測量100MHz的信號,用一個100MHz帶寬的示波器是不是就可以了?一些用戶可能對帶寬的概念并...

      2018-12-05 標簽:pcb示波器高速信號 4154

      編輯推薦廠商產品技術軟件/工具OS/語言

      上海快3开奖走势图
      <em id="0s9ur"></em>

      <em id="0s9ur"></em>
      <div id="0s9ur"><ol id="0s9ur"></ol></div>
      <div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

          <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>
          <em id="0s9ur"></em>

          <em id="0s9ur"></em>
          <div id="0s9ur"><ol id="0s9ur"></ol></div>
          <div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

              <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>