<em id="0s9ur"></em>

<em id="0s9ur"></em>
<div id="0s9ur"><ol id="0s9ur"></ol></div>
<div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

      <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>

      電子發燒友網 > 控制/MCU > 正文

      基于S3C2440A定時器的正確使用方法

      2018年11月02日 16:03 ? 次閱讀

      S3C2440A有5個16位定時器。其中定時器0、1、2和3具有脈寬調制(PWM)功能。定時器4是一個無輸出引腳的內部定時器。定時器0還包含用于大電流驅動的死區發生器

      定時器0和1共用一個8位預分頻器,定時器2、3和4共用另外的8位預分頻器。每個定時器都有一個可以生成5種不同分頻信號(1/2,1/4,1/8,1/16和TCLK)的時鐘分頻器。每個定時器模塊從相應8位預分頻器得到時鐘的時鐘分頻器中得到其自己的時鐘信號。8位預分頻器是可編程的,并且按存儲在TCFG0和TCFG1寄存器中的加載值來分頻PCLK

      每個定時器有它自己的由定時器時鐘驅動的16位遞減計數器。當遞減計數器到達零時,產生定時器中斷請求通知CPU定時器操作已經完成。當定時器計數器到達零時,相應的TCNTBn的值將自動被加載到遞減計數器以繼續下一次操作

      對于定時器的使用有兩種模式,第一是普通定時第二是PWM輸出

      先說普通定時,一般定時器的使用流程都會包含這幾步

      1.在低功耗寄存器里面啟用相應的定時器外設

      2.設置時鐘分頻比,獲取定時器的計數時鐘

      3.設置定時器的定時值(重載值),配置中端,啟動定時器

      4.等待中斷發生,中斷處理函數中清除中斷

      依靠這幾步,有以下寄存器我們需要注意

      基于S3C2440A定時器的正確使用方法

      首先,設置PCLK到定時器的分頻比例,有兩種時鐘,分別是01定時器和234定時器

      然后進行第二次分頻

      可選擇1/2%201/4%201/8%201/16幾種時鐘,時鐘源是從上一個寄存器分頻來的

      設置定時器的自動重載和啟動定時器,注意在這個寄存器中,請用手動更新了之后必須再次清零,否則定時器無法運行

      基于S3C2440A定時器的正確使用方法

      我之前就遇到過這個問題

      基于S3C2440A定時器的正確使用方法

      設置定時器自動重載的值

      再然后按照之前的設置中斷的方式設置中斷,定時器沒有次級源,以time0為例

      1.源掛起srcpend

      基于S3C2440A定時器的正確使用方法

      2.中斷模式intmode

      基于S3C2440A定時器的正確使用方法

      3.中斷屏蔽intmask

      基于S3C2440A定時器的正確使用方法

      4.中斷掛起intpend

      基于S3C2440A定時器的正確使用方法

      使能中斷之后定時器就可以正常使用了

      具體代碼如下:

      TImer.c

      #include“TImer.h”u8TImer0Up=0;void__irqTImer0(){rSRCPND“=(1《《10);//清除源掛起rINTPND|=(1《《10);//清除中斷掛起timer0Up=1;}//定時器初始化//prescaler8為分頻器值,0-255//mux定時器的選通輸入01/211/421/831/16//定時器的重載值voidInitTimer0(u8prescaler,u8mux,u16count){rCLKCON|=(1《《8);//打開timer時鐘rTCFG0&=~0xff;//清零分頻器rTCFG0|=prescaler;//設置預分頻器rTCFG1&=~(0x0f《《0);rTCFG1|=(mux《《0);//設置選通輸入//設置定時器的計數值rTCMPB0=0x0;rTCNTB0=count;//設定初值//啟動定時器rTCON|=(1《《1);//更新TCNTB0和TCMPB0rTCON|=(1《《3);//啟動自動重載rTCON&=~(1《《1);//清零手動更新rSRCPND|=(1《《10);//清除源掛起rINTPND|=(1《《10);//清除中斷掛起rINTMOD&=~(1《《10);//設置中斷模式為IRQ模式rINTMSK&=~(1《《10);//使能定時器中斷pISR_TIMER0=(unsigned)timer0;//設置中斷地址rTCON|=(1《《0);//啟動定時器0}

      Timer.h

      #ifndef__TIMER_H#define__TIMER_H#include”2440addr.h“#include”led.h“#include”uart0.h“externu8timer0Up;voidInitTimer0(u8prescaler,u8mux,u16count);#endif

      PWM波形輸出時需要注意幾個別的寄存器

      第一:PWM輸出不需要開啟中斷,但是要設置相應的引腳復用功能為pwm功能,如圖,TCLK

      基于S3C2440A定時器的正確使用方法

      第二,使用pwm功能必須要使能比較寄存器,也就是

      基于S3C2440A定時器的正確使用方法

      第三,根據需要看是否需要反向,何為反向呢

      基于S3C2440A定時器的正確使用方法

      就是TCNT

      Pwm.c

      #include”pwm.h“//compare比較寄存器的值voidTomer0PwmInit(u8prescaler,u8mux,u16count,u16compare){rGPBCON&=~3;rGPBCON”=2;//設置GPB0為OUT0rGPBUP=0x0;//使能上拉? ? ? ? ? ? ? ? ?rCLKCON|=(1《《8);//打開timer時鐘rTCFG0&=~0xff;//清零分頻器rTCFG0|=prescaler;//設置預分頻器rTCFG1&=~(0x0f《《0);rTCFG1|=(mux《《0);//設置選通輸入//設置定時器的計數值? ? ? ? ? ? ?rTCMPB0=compare;//比較寄存器的值rTCNTB0=count;//設定初值//啟動定時器rTCON|=(1《《1);//更新TCNTB0和TCMPB0rTCON|=(1《《3);//啟動自動重載rTCON&=~(1《《1);//清零手動? ? ? ? ? ?更新rTCON|=(1《《0);//啟動定時器0}

      Pwm.h

      #ifndef__PWM_H_#define__PWM_H_#include“2440addr.h”#include“def.h”//compare比較寄存器的值voidTomer0PwmInit(u8prescaler,u8mux,u16count,u16compare);#endif

      技術專區

      下載發燒友APP

      打造屬于您的人脈電子圈

      關注電子發燒友微信

      有趣有料的資訊及技術干貨

      關注發燒友課堂

      鎖定最新課程活動及技術直播
      收藏 人收藏
      分享:

      評論

      相關推薦

      四線電阻觸摸屏的工作原理詳解

      發表于 2018-11-02 16:09 ? 0次閱讀
      四線電阻觸摸屏的工作原理詳解

      基于STM32單片機對HCSR04超聲波的控制

      注意:定義GPIOB2為超聲輸出;GPIOB10為輸入,定時器用tim2

      發表于 2018-11-02 15:47 ? 2次閱讀
      基于STM32單片機對HCSR04超聲波的控制

      PIC16F1574 EUSART不發送

      發表于 2018-11-02 15:03 ? 3次閱讀
      PIC16F1574 EUSART不發送

      Thread324 32位定時器在PIC32MZ上讀取

      發表于 2018-11-02 15:01 ? 9次閱讀
      Thread324 32位定時器在PIC32MZ上讀取

      從UDB控制TCPWM計數器,計數器不計數

      發表于 2018-11-02 14:47 ? 14次閱讀
      從UDB控制TCPWM計數器,計數器不計數

      請問TMS320F2812的ECAN應用CRC效驗是由硬件直接運算的嗎?

      發表于 2018-11-02 11:44 ? 19次閱讀
      請問TMS320F2812的ECAN應用CRC效驗是由硬件直接運算的嗎?

      多角度講解高精度SAR ADC的抗混疊濾波考慮因...

      理想情況下,與ADC相關的濾波器,特別是那些負責解決頻譜混疊問題的濾波器,相比其精度,其幅度響應帶寬...

      發表于 2018-11-02 11:40 ? 80次閱讀
      多角度講解高精度SAR ADC的抗混疊濾波考慮因...

      HP8753B固件3.00校準丟失

      發表于 2018-11-02 09:55 ? 9次閱讀
      HP8753B固件3.00校準丟失

      請問能提供Fmcomms2開發板一個優化好的寄存器配置情況說明嗎

      發表于 2018-11-02 09:32 ? 17次閱讀
      請問能提供Fmcomms2開發板一個優化好的寄存器配置情況說明嗎

      請問使用AD7762采集的數據出現毛刺可能是什么問題?

      發表于 2018-11-02 09:06 ? 22次閱讀
      請問使用AD7762采集的數據出現毛刺可能是什么問題?

      單片機中的冷復位和熱復位是什么意思

      冷復位用英文來表示是Restart,熱復位用英文來表示是Reset。

      發表于 2018-11-01 16:25 ? 72次閱讀
      單片機中的冷復位和熱復位是什么意思

      單片機程序開發中的單片機芯片中的定時器h及中斷處理

      發表于 2018-11-01 16:14 ? 96次閱讀
      單片機程序開發中的單片機芯片中的定時器h及中斷處理

      超級時序控制器的EEPROM擦除和編程

      發表于 2018-11-01 11:36 ? 47次閱讀
      超級時序控制器的EEPROM擦除和編程

      單片機通用寄存器的分類及應用

      通用寄存器可用于傳送和暫存數據,也可參與算術邏輯運算,并保存運算結果。除此之外,它們還各自具有一些特...

      發表于 2018-10-31 16:50 ? 66次閱讀
      單片機通用寄存器的分類及應用

      FPGA時序的基本概念,RTL項目的設計探索

      盡管工程師們很清楚已有 FPGA 工具的參數設置,但是很多時候并沒有完全把這些設置的功能發揮出來。一...

      發表于 2018-10-31 15:21 ? 186次閱讀
      FPGA時序的基本概念,RTL項目的設計探索

      單片機硬件電路設計的七個原則分享

      一個單片機硬件系統的硬件電路設計包含兩部分內容:一是系統擴展,即單片機內部的功能單元,如ROM、RA...

      發表于 2018-10-30 16:22 ? 122次閱讀
      單片機硬件電路設計的七個原則分享

      基于STM32單片機高級控制定時器TIM1和TI...

      STM32的通用定時器是一個通過可編程預分頻器(PSC)驅動的16 位自動裝載計數器(CNT)構成。...

      發表于 2018-10-30 16:10 ? 92次閱讀
      基于STM32單片機高級控制定時器TIM1和TI...

      XDB系統洞察力

      Intel? JTAG/System Debugger video reviewing hardwa...

      發表于 2018-10-29 06:37 ? 11次閱讀
      XDB系統洞察力

      ARM7和ARM-Cortex的區別,ARM為什...

      IRQ,FIQ定義: 這就是個普通中斷,當我們程序定義了該中斷,并且在程序運行的時候產生了IRQ中斷...

      發表于 2018-10-27 11:20 ? 333次閱讀
      ARM7和ARM-Cortex的區別,ARM為什...

      單片機中的定時器與計數器有何不同,二者的區別是什...

      定時器實際上也是工作在計數方式下,只是計數的是固定周期的脈沖,由于脈沖周期固定,由計數值可以計算時間...

      發表于 2018-10-26 14:58 ? 85次閱讀
      單片機中的定時器與計數器有何不同,二者的區別是什...

      分享SNx4HC164八位移位寄存器的特征應用及...

      關于八位移位寄存器具有AND門控串行輸入和異步清零(CLR)輸入。 門控串行(A和B)輸入允許完全控...

      發表于 2018-10-24 17:04 ? 49次閱讀
      分享SNx4HC164八位移位寄存器的特征應用及...

      基于STM32單片機低功耗模式機制詳細解析

      本文主要解讀STM32低功耗模式的機制,并不側重STM32低功耗的程序實現,而且借助STM32固件庫...

      發表于 2018-10-24 16:16 ? 108次閱讀
      基于STM32單片機低功耗模式機制詳細解析

      基于STM32F103系列單片機的11個定時器解...

      STM32F103系列的單片機一共有11個定時器,其中: 2個高級定時器 4個普通定時器...

      發表于 2018-10-23 15:54 ? 62次閱讀
      基于STM32F103系列單片機的11個定時器解...

      解決保持時間違例流程

      在此情況下,應采用如下圖所示的多周期路徑約束。其中的第2條約束是對hold的調整,卻往往容易被遺漏。...

      發表于 2018-10-23 10:10 ? 458次閱讀
      解決保持時間違例流程

      MEMS掃描鏡介紹,MEMS微鏡按原理區分

      MEMS微鏡在DLP的應用是一個成功的例子。DLP顯示的核心技術則是采用靜電原理的MEMS微鏡組成的...

      發表于 2018-10-22 10:26 ? 437次閱讀
      MEMS掃描鏡介紹,MEMS微鏡按原理區分

      淺談51內核單片機中斷源

      51內核的最基礎的中斷源請求有外部中斷、定時器中斷和串口中斷,這也是學習和開發者最長用的。當然還有其...

      發表于 2018-10-21 10:15 ? 252次閱讀
      淺談51內核單片機中斷源

      基于STM32單片機的功能及特點

      STM32是32位的單片機卻只要八位單片機的價格,速度也是八位的好幾倍。 更重要的是它作為ARM入...

      發表于 2018-10-17 16:51 ? 178次閱讀
      基于STM32單片機的功能及特點

      SN74LV374A 具有三態輸出的八路邊沿 D...

      SNx4LV374A器件是八通道邊沿觸發D型觸發器,設計用于2 V至5.5 VV CC 操作。 特性 2-V至5.5-VV CC 操作 最大t pd 9.5 ns,5 V 典型V OLP (輸出接地反彈)&lt; 0.8 V,V CC = 3.3 V, T A = 25°C 典型的V OHV (輸出V OH 下沖)> V時 CC = 3.3 V,T A = 25°C 支持所有端口的混合模式電壓操作 I off 支持部分斷電模式操作 閂鎖性能每JESD超過250 mA 17 ESD保護超過JESD 22 2000 -V人體模型(A114-A) 200-V機器型號(A115-A) 1000-V充電設備型號(C101) < /ul> 參數 與其它產品相比?D 類觸發器 ? Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) Voltage (Nom) (V) F @ Nom Voltage (Max) (Mhz) ICC @ Nom Voltage (Max) (mA) tpd @ Nom Voltage (Max) (ns) IOL (Max) (mA) IOH (Max) (mA) 3-State Output Rating Operating Temperature Range (C) Pin/Package ? var link = "zh_CN_folder_p_quick_link_description_features...

      發表于 2018-10-16 10:08 ? 26次閱讀
      SN74LV374A 具有三態輸出的八路邊沿 D...

      SN74ALVCH162841 具有三態輸出的 ...

      這個20位總線接口D型鎖存器設計用于1.65 V至3.6 VV CC 操作。< /p> SN74ALVCH162841具有三態輸出,專為驅動高電容或相對低阻抗負載而設計。該器件特別適用于實現緩沖寄存器,單向總線驅動器和工作寄存器。 SN74ALVCH162841可用作兩個10位鎖存器或一個20位鎖存器。 20個鎖存器是透明的D型鎖存器。該器件具有同相數據(D)輸入,并在其輸出端提供真實數據。鎖存使能(1LE或2LE)輸入為高電平時,相應的10位鎖存器的Q輸出跟隨D輸入。當LE變為低電平時,Q輸出鎖存在D輸入設置的電平。 緩沖輸出使能(10E或2OE)輸入可用于放置輸出。相應的10位鎖存器處于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。 OE \不會影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 輸出設計為吸收高達12 mA的電流,包括等效的26- 電阻可減少過沖和下沖。 確保上電或上電時的高阻態向下,OE \應通過上拉電阻連接到V CC ;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于將未使用或浮動的輸入保持在有效的邏輯電平。 SN74ALVCH162841的工...

      發表于 2018-10-16 10:08 ? 19次閱讀
      SN74ALVCH162841 具有三態輸出的 ...

      三菱PLC程序的實例講解

      和大家分享一些三菱的程序,主要包括電氣正轉控制、正反轉控制、定時控制、多地控制、定時器與計數器組合延...

      發表于 2018-10-16 10:06 ? 699次閱讀
      三菱PLC程序的實例講解

      AVR單片機定時器的5種工作類型

      一 普通模式 WGM1=0跟51的普通模式差不多,有TOV1溢出中斷標志,發生于MAX(0xFFFF...

      發表于 2018-10-15 17:25 ? 79次閱讀
      AVR單片機定時器的5種工作類型

      SN74LVTH162373 具有三態輸出的 3...

      'LVTH162373器件是16位透明D型鎖存器,具有3態輸出,設計用于低壓(3.3V)VCC操作,但能夠為5 V系統環境提供TTL接口。這些器件特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 緩沖輸出使能(OE < /span>)輸入可用于將八個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動器提供了在沒有接口或上拉組件的情況下驅動總線的能力。 OE不影響內部閂鎖的操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 輸出設計為源或吸收高達12 mA,包括等效的22- 用于減少過沖和下沖的串聯電阻。 有源總線保持電路保持未使用或未驅動輸入處于有效的邏輯狀態。建議不要使用上拉或下拉電阻與總線保持電路。 當VCC介于0和1.5 V之間時,器件處于高阻態上電或斷電。但是,為了確保1.5 V以上的高阻態,OE應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 這些器件完全適用于使用Ioff和上電3的熱插拔應用-州。 Ioff電路禁用輸出,防止在斷電時損壞通...

      發表于 2018-10-12 16:27 ? 0次閱讀
      SN74LVTH162373 具有三態輸出的 3...

      基于使用STM8單片機I2C方式實現讀寫操作

      STM8S的I2C模塊不僅可以接收和發送數據,還可以在接收時將數據從串行轉換成并行數據,在發送時將數...

      發表于 2018-10-12 16:17 ? 177次閱讀
      基于使用STM8單片機I2C方式實現讀寫操作

      基于通過寄存器和調用庫函數的方式,對比測試STM...

      通過在線調試的方式,可以看出1條C語句:GPIOA -> BSRR = 1<<3;//PA3輸出高電...

      發表于 2018-10-12 15:59 ? 97次閱讀
      基于通過寄存器和調用庫函數的方式,對比測試STM...

      基于STM32定時器實現毫秒延時函數

      STM32定時器包含基本定時器、通用定時器和高級定時器,其中TIM6和TIM7是STM32當中的基本...

      發表于 2018-10-12 15:54 ? 140次閱讀
      基于STM32定時器實現毫秒延時函數

      SN74ALVCH16821 具有三態輸出的 3...

      這個20位總線接口觸發器設計用于1.65 V至3.6 VVCC操作。 SN74ALVCH16821可用作兩個10位觸發器或一個20位觸發器。 20個觸發器是邊沿觸發的D型觸發器。在時鐘(CLK)輸入的正跳變時,器件在Q輸出端提供真實數據。 緩沖輸出使能(OE)輸入可用于將10個輸出放入正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE \應連接到VCC通過上拉電阻;電阻的最小值由驅動器的電流吸收能力決定。 有源總線保持電路將未使用或未驅動的輸入保持在有效的邏輯狀態。不建議在上拉電路中使用上拉或下拉電阻。 特性 德州儀器廣播公司的成員?系列 數據輸入端的總線保持消除了對外部上拉/下拉電阻的需求 每個JESD的閂鎖性能超過250 mA 17 ESD保護超過JESD 22 ...

      發表于 2018-10-12 15:46 ? 0次閱讀
      SN74ALVCH16821 具有三態輸出的 3...

      SN74ALVTH16373 具有三態輸出的 2...

      'ALVTH16373器件是16位透明D型鎖存器,具有3態輸出,設計用于2.5 V或3.3 VVCC < /sub>操作,但能夠為5 V系統環境提供TTL接口。這些器件特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位鎖存器或一個16位鎖存器。當鎖存使能(LE)輸入為高電平時,Q輸出跟隨數據(D)輸入。當LE變為低電平時,Q輸出鎖存在D輸入端設置的電平。 緩沖輸出使能(OE \)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動器提供了在沒有接口或上拉組件的情況下驅動總線線路的能力。 OE \不會影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 當VCC介于0和1.2 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保1.2 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 SN54ALVTH1637...

      發表于 2018-10-12 15:44 ? 2次閱讀
      SN74ALVTH16373 具有三態輸出的 2...

      SN74LVTH162374 具有三態輸出的 3...

      'LVTH162374器件是16位邊沿觸發D型觸發器,具有3態輸出,專為低壓(3.3V)設計VCC操作,但能夠為5 V系統環境提供TTL接口。它們特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位觸發器或一個16位觸發器。在時鐘(CLK)的正跳變時,觸發器的Q輸出采用在D輸入端設置的邏輯電平。 緩沖輸出使能(OE)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE不影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 輸出設計為源或吸收高達12 mA,包括等效的22- 用于減少過沖和下沖的串聯電阻。 有源總線保持電路保持未使用或未驅動輸入處于有效的邏輯狀態。建議不要使用上拉或下拉電阻與總線保持電路。 當VCC介于0和1.5 V之間時,器件處于高阻態上電或斷電。但是,為了確保1.5 V以上的高阻態,OE應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸...

      發表于 2018-10-12 15:41 ? 0次閱讀
      SN74LVTH162374 具有三態輸出的 3...

      SN74LVCH16374A 具有三態輸出的 1...

      這個16位邊沿觸發D型觸發器設計用于1.65 V至3.6 VVCC操作。 特性 德州儀器寬帶總線系列成員 工作電壓范圍為1.65 V至3.6 V 輸入接受電壓至5.5 V 最大tpd為4.5 ns,3.3 V 典型VOLP(輸出接地反彈) &lt; 0.8 V,VCC= 3.3 V,TA= 25°C 典型VOHV(輸出V < sub> OH Undershoot) &gt; 2 V在VCC= 3.3 V,TA= 25°C Ioff支持實時插入,部分 - 電源關閉模式和后驅動保護 支持所有端口上的混合模式信號操作(5 V輸入和輸出電壓 具有3.3 VVCC < /sub>) 數據輸入上的總線保持消除了對外部上拉或下拉電阻的需求 閂鎖性能超過250 mA 每JESD 17 < li> ESD保護超過JESD 22 2000-V人體模型(A114-A) 1000 V充電設備模型(C101) 參數 與其它產品相比 D 類觸發器   ...

      發表于 2018-10-11 17:45 ? 4次閱讀
      SN74LVCH16374A 具有三態輸出的 1...

      SN74ALVCH16721 具有三態輸出的 3...

      這個20位觸發器專為1.65 V至3.6 VVCC操作而設計。 SN74ALVCH16721的20個觸發器是邊沿觸發的D型觸發器,具有合格的時鐘存儲器。在時鐘(CLK)輸入的正跳變時,如果時鐘使能(CLKEN)輸入為低電平,器件在Q輸出端提供真實數據。如果CLKEN \為高電平,則不存儲數據。 緩沖輸出使能(OE)\輸入將20個輸出置于正常邏輯狀態(高或低)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE \應連接到VCC通過上拉電阻;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 < p> SN74ALVCH16721的工作溫度范圍為?? 40°C至85°C。 特性 Widebus,EPIC是德州儀器公司的商標。 德州儀器廣播公司的成員?家庭 EPIC ?? (增強型高性能...

      發表于 2018-10-11 17:10 ? 0次閱讀
      SN74ALVCH16721 具有三態輸出的 3...

      SN74ALVCH162374 具有三態輸出的 ...

      這個16位邊沿觸發D型觸發器設計用于1.65 V至3.6 VVCC操作。 SN74ALVCH162374特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。它可以用作兩個8位觸發器或一個16位觸發器。在時鐘(CLK)輸入的正跳變時,觸發器的Q輸出采用在數據(D)輸入端設置的邏輯電平。 輸出使能(OE)輸入可用于將八個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 輸出設計為吸收高達12 mA的電流,包括等效的26- 電阻可減少過沖和下沖。 確保上電或上電時的高阻態向下,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 有源總線保持電路將未使用或未驅動的輸入保持在有效的邏輯狀態。不建議在上拉電路中使用上拉或下拉電阻。 特性 德州儀器廣播公司的成員?系列 數據輸入端的總線保持...

      發表于 2018-10-11 16:41 ? 0次閱讀
      SN74ALVCH162374 具有三態輸出的 ...

      SN74ALVCH162260 具有三態輸出的 ...

      這個12位至24位多路復用D型鎖存器設計用于1.65 V至3.6 V CC 操作。 SN74ALVCH162260用于必須將兩個獨立數據路徑復用到單個數據路徑或從單個數據路徑解復用的應用中。典型應用包括在微處理器或總線接口應用中復用和/或解復用地址和數據信息。該器件在存儲器交錯應用中也很有用。 三個12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或數據傳輸。輸出使能(OE1B \,OE2B \和OEA \)輸入控制總線收發器功能。 OE1B \和OE2B \控制信號還允許在A到B方向上進行存儲體控制。 可以使用內部存儲鎖存器存儲地址和/或數據信息。鎖存使能(LE1B,LE2B,LEA1B和LEA2B)輸入用于控制數據存儲。當鎖存使能輸入為高電平時,鎖存器是透明的。當鎖存使能輸入變為低電平時,輸入端的數據被鎖存并保持鎖存狀態,直到鎖存使能輸入返回高電平為止。 B輸出,設計用于吸收高達12 mA的電流,包括等效的26- 電阻,以減少過沖和下沖。 確保上電或掉電期間的高阻態,OE \應通過上拉電阻連接到V CC ;電阻的最小值由驅動器的電流吸收能力決定。 提供...

      發表于 2018-10-11 16:38 ? 2次閱讀
      SN74ALVCH162260 具有三態輸出的 ...

      SN74ALVCH16841 具有三態輸出的 2...

      這個20位總線接口D型鎖存器設計用于1.65 V至3.6 VVCC操作。< /p> SN74ALVCH16841具有三態輸出,專為驅動高電容或相對低阻抗負載而設計。該器件特別適用于實現緩沖寄存器,單向總線驅動器和工作寄存器。 SN74ALVCH16841可用作兩個10位鎖存器或一個20位鎖存器。 20個鎖存器是透明的D型鎖存器。該器件具有同相數據(D)輸入,并在其輸出端提供真實數據。鎖存使能(1LE或2LE)輸入為高電平時,相應的10位鎖存器的Q輸出跟隨D輸入。當LE變為低電平時,Q輸出鎖存在D輸入設置的電平。 緩沖輸出使能(10E或2OE)輸入可用于放置輸出。相應的10位鎖存器處于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。 OE \不會影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE \應連接到VCC通過上拉電阻;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 < p> SN74ALVCH16841的工作溫...

      發表于 2018-10-11 16:06 ? 0次閱讀
      SN74ALVCH16841 具有三態輸出的 2...

      SN74LVTH16373 具有三態輸出的 3....

      'LVTH16373器件是16位透明D型鎖存器,具有3態輸出,設計用于低壓(3.3V)VCC操作,但能夠為5 V系統環境提供TTL接口。這些器件特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位鎖存器或一個16位鎖存器。當鎖存使能(LE)輸入為高電平時,Q輸出跟隨數據(D)輸入。當LE變為低電平時,Q輸出鎖存在D輸入設置的電平。 緩沖輸出使能(OE)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動器提供了在沒有接口或上拉組件的情況下驅動總線線路的能力。 OE不影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 有源總線保持電路將未使用或未驅動的輸入保持在有效的邏輯狀態。建議不要使用上拉或下拉電阻與總線保持電路。 當VCC介于0和1.5 V之間時,器件處于高阻態上電或斷電。但是,為了確保1.5 V以上的高阻態,OE應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 這些器件完全...

      發表于 2018-10-11 15:53 ? 2次閱讀
      SN74LVTH16373 具有三態輸出的 3....

      SN74ALVCH16823 具有三態輸出的 1...

      這個18位總線接口觸發器設計用于1.65 V至3.6 VVCC操作。 SN74ALVCH16823具有三態輸出,專為驅動高電容或相對低阻抗負載而設計。該器件特別適用于實現更寬的緩沖寄存器,I /O端口,帶奇偶校驗的雙向總線驅動器和工作寄存器。 SN74ALVCH16823可用作兩個9位觸發器或一個18-位觸發器。當時鐘使能(CLKEN)輸入為低電平時,D型觸發器在時鐘的低到高轉換時輸入數據。將CLKEN置為高電平會禁用時鐘緩沖區,從而鎖存輸出。將清除(> CLR)輸入設為低電平會使Q輸出變為低電平而與時鐘無關。 緩沖輸出使能(< span style =“text-decoration:overline”> OE )輸入可用于將九個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 輸出使能(OE)輸入不影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定...

      發表于 2018-10-11 15:12 ? 4次閱讀
      SN74ALVCH16823 具有三態輸出的 1...

      SN74ABT16373A 具有三態輸出的 16...

      'ABT16373A是16位透明D型鎖存器,具有3態輸出,專為驅動高電容或相對低阻抗負載而設計。它們特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位鎖存器或一個16位鎖存器。當鎖存使能(LE)輸入為高電平時,Q輸出跟隨數據(D)輸入。當LE變為低電平時,Q輸出鎖存在D輸入端設置的電平。 緩沖輸出使能(OE \)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 當VCC介于0和2.1 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保2.1 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 SN54ABT16373A的特點是可在-55°C至125°C的整個軍用溫度范圍內工作。 SN74ABT16373A的特點是在-40°C至85°C的溫度范圍內工作。 ...

      發表于 2018-10-11 15:07 ? 2次閱讀
      SN74ABT16373A 具有三態輸出的 16...

      SN74ALVCH16820 具有雙路輸出和三態...

      這個10位觸發器設計用于1.65 V至3.6 VVCC操作。 < p> SN74ALVCH16820的觸發器是邊沿觸發的D型觸發器。在時鐘(CLK)輸入的正跳變時,器件在Q輸出端提供真實數據。 緩沖輸出使能(OE)輸入可用于將10個輸出放入正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \輸入不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE \應連接到VCC通過上拉電阻;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于將未使用或未驅動的輸入保持在有效的邏輯電平。不建議在上拉電路中使用上拉或下拉電阻。 特性 德州儀器廣播公司的成員?系列 數據輸入端的總線保持消除了對外部上拉/下拉電阻的需求 每個JESD的閂鎖性能超過250 mA 17 ESD保護超過JESD 22 2000-V人體模型(...

      發表于 2018-10-11 14:49 ? 2次閱讀
      SN74ALVCH16820 具有雙路輸出和三態...

      SN74ABT16374A 具有三態輸出的 16...

      'ABT16374A是16位邊沿觸發D型觸發器,具有3態輸出,專為驅動高電容或相對低阻抗而設計負載。它們特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位觸發器或一個16位觸發器。在時鐘(CLK)輸入的正跳變時,觸發器的Q輸出采用在數據(D)輸入處設置的邏輯電平。 緩沖輸出使能(OE \)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 當VCC介于0和2.1 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保2.1 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 SN54ABT16374A的特點是可在-55°C至125°C的整個軍用溫度范圍內工作。 SN74ABT16374A的特點是在-40°C至85°C的溫度范圍內工作。 特性 ...

      發表于 2018-10-11 11:46 ? 2次閱讀
      SN74ABT16374A 具有三態輸出的 16...

      SN74AHCT16374 具有三態輸出的 16...

      'AHCT16374器件是16位邊沿觸發D型觸發器,具有3態輸出,專為驅動高電容或相對較低的電容而設計阻抗負載。它們特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位觸發器或一個16位觸發器。在時鐘(CLK)輸入的正跳變時,觸發器的Q輸出取數據(D)輸入的邏輯電平。 緩沖輸出使能(OE \)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 為了確保上電或斷電期間的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 SN54AHCT16374的特點是可在-55°C至125°C的整個軍用溫度范圍內工作。 SN74AHCT16374的工作溫度范圍為-40°C至85°C。   特性 德州儀器WidebusTM家庭成員 EPICTM(...

      發表于 2018-10-11 11:32 ? 2次閱讀
      SN74AHCT16374 具有三態輸出的 16...

      CY74FCT162374T 具有三態輸出的 1...

      CY74FCT16374T和CY74FCT162374T是16位D型寄存器,設計用作高速,低功耗總線應用中的緩沖寄存器。通過連接輸出使能(OE)和時鐘(CLK)輸入,這些器件可用作兩個獨立的8位寄存器或單個16位寄存器。流通式引腳排列和小型收縮包裝有助于簡化電路板布局。 使用Ioff為部分斷電應用完全指定此設備。 Ioff電路禁用輸出,防止在斷電時損壞通過器件的電流回流。 CY74FCT16374T非常適合驅動高電容負載和低阻抗背板。 CY74FCT162374T具有24 mA平衡輸出驅動器,輸出端帶有限流電阻。這減少了對外部終端電阻的需求,并提供最小的下沖和減少的接地反彈。 CY74FCT162374T非常適合驅動傳輸線。 特性 Ioff支持部分省電模式操作 邊沿速率控制電路用于顯著改善的噪聲特性 典型的輸出偏斜< 250 ps ESD&gt; 2000V TSSOP(19.6密耳間距)和SSOP(25密耳間距)封裝 工業溫度范圍-40°C至+ 85°C VCC= 5V±10% CY74FCT16374T特點: ...

      發表于 2018-10-11 11:28 ? 2次閱讀
      CY74FCT162374T 具有三態輸出的 1...

      SN74ALVCH16260 具有三態輸出的 1...

      這個12位至24位多路復用D型鎖存器設計用于1.65 V至3.6 VVCC操作。 SN74ALVCH16260用于必須將兩個獨立數據路徑復用到單個數據路徑或從單個數據路徑解復用的應用中。典型應用包括在微處理器或總線接口應用中復用和/或解復用地址和數據信息。該器件在存儲器交錯應用中也很有用。 三個12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或數據傳輸。輸出使能(OE1B \,OE2B \和OEA \)輸入控制總線收發器功能。 OE1B \和OE2B \控制信號還允許在A到B方向上進行存儲體控制。 可以使用內部存儲鎖存器存儲地址和/或數據信息。鎖存使能(LE1B,LE2B,LEA1B和LEA2B)輸入用于控制數據存儲。當鎖存使能輸入為高電平時,鎖存器是透明的。當鎖存使能輸入變為低電平時,輸入端的數據被鎖存并保持鎖存,直到鎖存使能輸入返回高電平為止。 確保上電或斷電期間的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 < p> SN74ALVCH16260的工...

      發表于 2018-10-11 11:08 ? 4次閱讀
      SN74ALVCH16260 具有三態輸出的 1...

      SN74ALVCH16374 具有三態輸出的 1...

      這個16位邊沿觸發D型觸發器設計用于1.65 V至3.6 VVCC操作。 SN74ALVCH16374特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。它可以用作兩個8位觸發器或一個16位觸發器。在時鐘(CLK)輸入的正跳變時,觸發器的Q輸出取數據(D)輸入的邏輯電平。 OE \可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE \應連接到VCC通過上拉電阻;電阻的最小值由驅動器的電流吸收能力決定。 有源總線保持電路將未使用或未驅動的輸入保持在有效的邏輯狀態。不建議在上拉電路中使用上拉或下拉電阻。 特性 德州儀器廣播公司的成員?系列 工作電壓范圍為1.65至3.6 V 最大tpd為4.2 ns,3.3 V ±24-mA輸出驅動在3.3 V 數據輸入...

      發表于 2018-10-11 11:06 ? 2次閱讀
      SN74ALVCH16374 具有三態輸出的 1...

      SN74ALVCH16373 具有三態輸出的 1...

      這個16位透明D型鎖存器設計用于1.65 V至3.6 VVCC操作。 SN74ALVCH16373特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。該器件可用作兩個8位鎖存器或一個16位鎖存器。當鎖存使能(LE)輸入為高電平時,Q輸出跟隨數據(D)輸入。當LE變為低電平時,Q輸出鎖存在D輸入設置的電平。 緩沖輸出使能(OE)輸入可用于將8個輸出置于正常狀態邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 為確保上電或斷電期間的高阻態,OE \應連接到VCC通過上拉電阻;電阻的最小值由驅動器的電流吸收能力決定。 有源總線保持電路將未使用或未驅動的輸入保持在有效的邏輯狀態。不建議在上拉電路中使用上拉或下拉電阻。 特性 德州儀器廣播公司的成員?系列 工作電壓范圍為1.65 V至3.6 V 最大tpd3.6 ns,3.3 V ...

      發表于 2018-10-11 11:02 ? 2次閱讀
      SN74ALVCH16373 具有三態輸出的 1...

      SN74LVCH16373A 具有三態輸出的 1...

      這個16位透明D型鎖存器設計用于1.65 V至3.6 VVCC操作。 特性 德州儀器寬帶總線系列成員 典型VOLP(輸出接地反彈) &lt; 0.8 V,VCC= 3.3 V,TA= 25°C 典型VOHV(輸出V < sub> OH Undershoot) &gt; 2 V在VCC= 3.3 V,TA= 25°C Ioff支持實時插入,部分 - 電源關閉模式和后驅動保護 支持混合模式信號操作(具有3.3VVCC的5V輸入和輸出電壓) < li>數據輸入端的總線保持消除了對外部上拉或下拉電阻的需求 每個JESD的閂鎖性能超過250 mA 17 ESD保護超過JESD 22 < ul> 2000-V人體模型(A114-A) 200-V機型(A115-A) 參數 與其它產品相比 D 類鎖存器   Technology Family VCC (Min) (V) VCC (Max) (V) Bits (#) ...

      發表于 2018-10-11 11:00 ? 2次閱讀
      SN74LVCH16373A 具有三態輸出的 1...

      SN74ABTH16260 具有三態輸出的 12...

      SN54ABT16260和SN74ABTH16260是12位至24位多路復用D型鎖存器,用于必須復用兩條獨立數據路徑的應用中,或者從單個數據路徑中解復用。典型應用包括在微處理器或總線接口應用中復用和/或解復用地址和數據信息。該器件在存儲器交錯應用中也很有用。 三個12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或數據傳輸。輸出使能(OE1B \,OE2B \和OEA \)輸入控制總線收發器功能。 OE1B \和OE2B \控制信號還允許A-to-B方向的存儲體控制。 可以使用內部存儲鎖存器存儲地址和/或數據信息。鎖存使能(LE1B,LE2B,LEA1B和LEA2B)輸入用于控制數據存儲。當鎖存使能輸入為高電平時,鎖存器是透明的。當鎖存使能輸入變為低電平時,輸入端的數據被鎖存并保持鎖存狀態,直到鎖存使能輸入返回高電平為止。 當VCC介于0和2.1 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保2.1 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 ...

      發表于 2018-10-11 10:51 ? 2次閱讀
      SN74ABTH16260 具有三態輸出的 12...

      《給555定時器的頌歌》

      我必須承認這首詩讓我笑了…它還讓我想起Evil Mad Scientist網站上銷售的The Thr...

      發表于 2018-10-11 10:50 ? 561次閱讀
      《給555定時器的頌歌》

      MAX77650 PMIC如何利用SIMO技術為...

      了解SIMO技術如何簡化智能襪子嬰兒監護器等低功耗系統的設計。您會了解到MAX77650 PMIC如...

      發表于 2018-10-11 10:50 ? 250次閱讀
      MAX77650 PMIC如何利用SIMO技術為...

      SN74ABT162823A 具有三態輸出的 1...

      這些18位總線接口觸發器具有3態輸出,專為驅動高電容或相對低阻抗負載而設計。它們特別適用于實現更寬的緩沖寄存器,I /O端口,帶奇偶校驗的雙向總線驅動器和工作寄存器。 ?? ABT162823A器件可用作兩個9位觸發器或一個18位觸發器。當時鐘使能(CLKEN)\輸入為低電平時,D型觸發器在時鐘的低到高轉換時輸入數據。將CLKEN \置為高電平會禁用時鐘緩沖器,從而鎖存輸出。將清零(CLR)\輸入設為低電平會使Q輸出變為低電平而與時鐘無關。 緩沖輸出使能(OE)\輸入將9個輸出置于正常邏輯狀態(高電平)或低電平)或高阻抗狀態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動器提供了驅動總線線路的能力,無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 輸出設計為源電流或吸收電流高達12 mA,包括等效的25- 串聯電阻,用于減少過沖和下沖。 這些器件完全符合熱插拔規定使用Ioff和上電3狀態的應用程序。 Ioff電路禁用輸出,防止在斷電時損壞通過器件的電流回流。上電和斷電期間,上電三態電路將輸出置...

      發表于 2018-10-11 10:48 ? 5次閱讀
      SN74ABT162823A 具有三態輸出的 1...

      SN74ABTH162260 具有串聯阻尼電阻和...

      'ABTH162260是12位至24位多路復用D型鎖存器,用于兩個獨立數據路徑必須復用或復用的應用中。 ,單一數據路徑。典型應用包括在微處理器或總線接口應用中復用和/或解復用地址和數據信息。這些器件在存儲器交錯應用中也很有用。 三個12位I /O端口(A1-A12,1B1-1B12和2B1-2B12)可用于地址和/或數據傳輸。輸出使能(OE1B \,OE2B \和OEA \)輸入控制總線收發器功能。 OE1B \和OE2B \控制信號還允許A-to-B方向的存儲體控制。 可以使用內部存儲鎖存器存儲地址和/或數據信息。鎖存使能(LE1B,LE2B,LEA1B和LEA2B)輸入用于控制數據存儲。當鎖存使能輸入為高電平時,鎖存器是透明的。當鎖存使能輸入變為低電平時,輸入端的數據被鎖存并保持鎖存狀態,直到鎖存使能輸入返回高電平為止。 B端口輸出設計為吸收高達12 mA的電流,包括等效的25系列電阻,以減少過沖和下沖。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 當VCC介于0和2.1 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保2.1 V以上的高阻態,OE \應通過...

      發表于 2018-10-11 10:45 ? 0次閱讀
      SN74ABTH162260 具有串聯阻尼電阻和...

      SN74ABT162841 具有三態輸出的 20...

      這些20位透明D型鎖存器具有同相三態輸出,專為驅動高電容或相對低阻抗負載而設計。它們特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 ?? ABT162841器件可用作兩個10位鎖存器或一個20位鎖存器。鎖存使能(1LE或2LE)輸入為高電平時,相應的10位鎖存器的Q輸出跟隨數據(D)輸入。當LE變為低電平時,Q輸出鎖存在D輸入設置的電平。 緩沖輸出使能(10E或2OE)輸入可用于放置輸出。相應的10位鎖存器處于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。 輸出設計為吸收高達12 mA的電流,包括等效的25- 用于減少過沖和下沖的串聯電阻。 這些器件完全適用于使用I的熱插入應用關閉并啟動3狀態。 Ioff電路禁用輸出,防止在斷電時損壞通過器件的電流回流。上電和斷電期間,上電三態電路將輸出置于高阻態,從而防止驅動器沖突。 為確保上電或斷電期間的高阻態, OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 OE \不影響鎖存器的內部操作。當輸出處于高阻態時,可以保留舊數據...

      發表于 2018-10-11 10:43 ? 4次閱讀
      SN74ABT162841 具有三態輸出的 20...

      SN74ALVTH16821 具有三態輸出的 2...

      'ALVTH16821器件是20位總線接口觸發器,具有3態輸出,設計用于2.5 V或3.3 VVCC操作,但能夠為5 V系統環境提供TTL接口。 這些器件可用作兩個10位觸發器或一個20位觸發器。 20位觸發器是邊沿觸發的D型觸發器。在時鐘(CLK)的正跳變時,觸發器存儲在D輸入端設置的邏輯電平。 緩沖輸出使能(OE \)輸入可用于將10個輸出置于正常邏輯狀態(高電平或低電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 當VCC介于0和1.2 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保1.2 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 SN54ALVTH16821的特點是可在-55°C至125°C的整個軍用溫度范圍內工作。 SN74ALVTH16821的工作溫度范圍為-40&de...

      發表于 2018-10-11 10:35 ? 2次閱讀
      SN74ALVTH16821 具有三態輸出的 2...

      SN74ALVTH16374 具有三態輸出的 2...

      'ALVTH16374器件是16位邊沿觸發D型觸發器,具有3態輸出,設計用于2.5V或3.3VV < sub> CC 操作,但能夠為5 V系統環境提供TTL接口。這些器件特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 這些器件可用作兩個8位觸發器或一個16位翻轉器。翻牌。在時鐘(CLK)的正跳變時,觸發器存儲在數據(D)輸入處設置的邏輯電平。 緩沖輸出使能(OE)輸入可用于將8個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE不影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 /p> 當VCC介于0和1.2 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保1.2 V以上的高阻態,OE應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 SN54ALVTH16374的特點是在-55°C至125°C的整個軍用溫度...

      發表于 2018-10-11 10:31 ? 2次閱讀
      SN74ALVTH16374 具有三態輸出的 2...

      如何編程MAX32620FTHR平臺及配置寄存器

      在本系列視頻的最后一節,我們將了解如何配置寄存器以及編程MAX32620FTHR平臺,對連接到...

      發表于 2018-10-11 04:07 ? 222次閱讀
      如何編程MAX32620FTHR平臺及配置寄存器

      SN74ABTH16823 具有三態輸出的 18...

      這些18位觸發器具有3態輸出,專為驅動高電容或相對低阻抗負載而設計。它們特別適用于實現更寬的緩沖寄存器,I /O端口,帶奇偶校驗的雙向總線驅動器和工作寄存器。 'ABTH16823可用作兩個9位觸發器或一個18位觸發器。當時鐘使能(CLKEN \)輸入為低電平時,D型觸發器在時鐘的低到高轉換時輸入數據。將CLKEN \置為高電平會禁用時鐘緩沖器,鎖存輸出。將清零(CLR \)輸入置為低電平會使Q輸出變為低電平,與時鐘無關。 緩沖輸出使能(OE \)輸入可用于將9個輸出置于正常邏輯狀態(高或低邏輯電平)或高阻態。在高阻抗狀態下,輸出既不會加載也不會顯著驅動總線。高阻抗狀態和增加的驅動提供了驅動總線的能力,而無需接口或上拉組件。 OE \不會影響觸發器的內部操作。當輸出處于高阻態時,可以保留舊數據或輸入新數據。 當VCC介于0和2.1 V之間時,器件在上電或斷電期間處于高阻態。但是,為了確保2.1 V以上的高阻態,OE \應通過上拉電阻連接到VCC;電阻的最小值由驅動器的電流吸收能力決定。 提供有源總線保持電路,用于保持有效邏輯電平的未使用或浮動數據輸入。 ...

      發表于 2018-10-10 17:15 ? 6次閱讀
      SN74ABTH16823 具有三態輸出的 18...

      SN74AHCT16373 具有三態輸出的 16...

      SNxAHCT16373器件是16位透明D型鎖存器,具有3態輸出,專為驅動高電容或相對低阻抗負載而設計。它們特別適用于實現緩沖寄存器,I /O端口,雙向總線驅動器和工作寄存器。 特性 德州儀器Widebus™系列的成員 EPIC™(增強型高性能注入CMOS)工藝 輸入兼容TTL電壓 分布式VCC和GND引腳最大限度地提高高速 開關噪聲 流通式架構優化PCB布局 每個JESD的閂鎖性能超過250 mA 17 ESD保護每個MIL-STD超過2000 V- 883, 方法3015;使用機器型號超過200 V(C = 200 pF,R = 0) 封裝選項包括: 塑料收縮小外形(DL)封裝 < li>薄收縮小外形(DGG)封裝 薄超小外形(DGV)封裝 80-mil精細間距陶瓷扁平(WD)封裝 25密耳的中心間距 參數 與其它產品相比 D 類鎖存器   ...

      發表于 2018-10-10 16:23 ? 6次閱讀
      SN74AHCT16373 具有三態輸出的 16...

      如何使用MAX96705/MAX96706 GM...

      學習在PCLK不可用時如何使用MAX96705吉比特多媒體串行鏈路(GMSL)串行器和MAX9670...

      發表于 2018-10-10 03:16 ? 370次閱讀
      如何使用MAX96705/MAX96706 GM...

      如何設置外設管理單元

      在系列視頻的第2節,我們進一步了解如何設置Maxim的外設管理單元(PMU)。在設置PMU時,只需設...

      發表于 2018-10-10 03:10 ? 263次閱讀
      如何設置外設管理單元

      關于定時器間隔定時實現按鍵長按與短按

      在新大陸國賽設備的黑色Zigbee模塊上,或者小蜜蜂制作的XMF09B和XMF09C中,按鍵SW1短...

      發表于 2018-10-08 15:12 ? 148次閱讀
      關于定時器間隔定時實現按鍵長按與短按

      我們如何來修復setup violation?

      Setup violation其實絕大部分原因是由于drv造成的,我們知道,cell的delay其實...

      發表于 2018-10-04 15:06 ? 398次閱讀
      我們如何來修復setup violation?

      高速率低延時Viterbi譯碼器的設計與實現

      這樣,2x時鐘內讀的2片RAM深度分別為2V,寬度2L-1個狀態的1 bit路徑信息,共計4V深...

      發表于 2018-10-04 09:58 ? 282次閱讀
      高速率低延時Viterbi譯碼器的設計與實現

      基于MCU單片機在蜂鳴器系統中的應用設計

      我們都知道一般的定時器為16位或8位循環計數,例如對于16位的計數器當計數器數值從0增加到65535...

      發表于 2018-09-30 15:30 ? 245次閱讀
      基于MCU單片機在蜂鳴器系統中的應用設計

      基于LinkedInSTM32F4時鐘系統初始化...

      SystemInit函數開始先進行浮點運算單元設置,然后是復位PLLCFGR,CFGR寄存器,同時通...

      發表于 2018-09-30 15:20 ? 389次閱讀
      基于LinkedInSTM32F4時鐘系統初始化...

      硬件乘法寄存器是可以通過CPU匯編指令的讀或著寫...

      對于 8 位,24 位操作數寄存器來說,可以通過字節指令進行操作。用一個字節指令進行的乘法器操作,在...

      發表于 2018-09-30 10:35 ? 1069次閱讀
      硬件乘法寄存器是可以通過CPU匯編指令的讀或著寫...

      相片曝光定時器的工作原理

      附圖電路是用555單穩電路制成的相片曝光定時器。用人工啟動式單穩電路。

      發表于 2018-09-29 08:49 ? 376次閱讀
      相片曝光定時器的工作原理

      嵌入式開發JTAG接口的應用介紹

      通常所說的JTAG大致分兩類,一類用于測試芯片的電氣特性,檢測芯片是否有問題;一類用于Debug;一...

      發表于 2018-09-29 08:19 ? 443次閱讀
      嵌入式開發JTAG接口的應用介紹

      如何降低微處理器中PWM DAC的紋波

      減少PWM DAC紋波的方法一般有兩種。一種是降低低通濾波器的截止頻率,另一種是提高PWM信號的頻率...

      發表于 2018-09-28 08:05 ? 529次閱讀
      如何降低微處理器中PWM DAC的紋波

      微芯推新型16位數字信號控制器(DSC)大幅提升...

      采用超小封裝尺寸的dsPIC33CK是Microchip性能最高的單核DSC。

      發表于 2018-09-27 15:37 ? 1892次閱讀
      微芯推新型16位數字信號控制器(DSC)大幅提升...

      基于80C51單片機位尋址編程

      80C51單片機有位處理功能,可以對數據位進行操作,因此就有相應的位尋址方式。所謂位尋址,就是對內部...

      發表于 2018-09-25 15:08 ? 129次閱讀
      基于80C51單片機位尋址編程

      基于FPGA的異步FIFO設計架構

      為了得到正確的空滿標志位,需要對讀寫指針進行同步。一般情況下,如果一個時鐘域的信號直接給另一個時鐘域...

      發表于 2018-09-25 14:34 ? 453次閱讀
      基于FPGA的異步FIFO設計架構

      8位、16位、32位MCU的性能大比拼,該如何選...

      那從8位轉換位32位究竟有什么優勢呢?如何來權衡?要很好地理解技術和您的應用程序以確保您做出正確的設...

      發表于 2018-09-25 09:30 ? 3209次閱讀
      8位、16位、32位MCU的性能大比拼,該如何選...

      STM32上的CAN通訊是什么?CAN模式功能的...

      一.工作模式 通過CAN_MCR寄存器控制INRQ和SLEEP 1.初始化INRQ=1 SLEEP=...

      發表于 2018-09-24 19:37 ? 799次閱讀
      STM32上的CAN通訊是什么?CAN模式功能的...

      廚房定時器的制作方法

      在家經常做飯,有許多東西需要有個時間限制,如腌個肉吧,十幾分鐘;煲個簡單的湯吧,文火1小時等,這些都...

      發表于 2018-09-21 10:12 ? 383次閱讀
      廚房定時器的制作方法

      基于MCU模塊的定時器工作原理解析

      在MCU中(M16),定時器是獨立的一個模塊,M16有三個獨立的定時器模塊,即T/C0、T/C1和T...

      發表于 2018-09-19 16:16 ? 170次閱讀
      基于MCU模塊的定時器工作原理解析

      51單片機超聲波模塊數碼管程序編寫

      超聲波原理簡單測距準確,應用廣泛下面貼一個自己寫的數碼管程序,顯示部分需要改,寫的是我使用的是慧凈開...

      發表于 2018-09-18 17:08 ? 224次閱讀
      51單片機超聲波模塊數碼管程序編寫

      51單片機的基本組成結構解析

      ·128bytes的數據存儲器(RAM) (52有256bytes的RAM) ·32條I/O口線·...

      發表于 2018-09-18 17:00 ? 323次閱讀
      51單片機的基本組成結構解析

      基于AVR單片機的常見問題解答

      所有的C 編譯器均已在ATMEL 網站上有關第三方工具供應商的網頁上列出;ATMEL 公司在它的網站...

      發表于 2018-09-18 16:52 ? 174次閱讀
      基于AVR單片機的常見問題解答

      時序違例的修正與時序優化的思考方向

      時序邏輯電路示意圖如下。前后兩級寄存器之間有一個組合邏輯運算電路。

      發表于 2018-09-15 08:23 ? 558次閱讀
      時序違例的修正與時序優化的思考方向

      新版IAR調試查看寄存器方法

      這不前面寫了一篇在較小資源上跑一個實時操作系統,后臺有朋友問了該如何優化代碼,我大概回答了一點可以優...

      發表于 2018-09-14 17:51 ? 815次閱讀
      新版IAR調試查看寄存器方法

      貿澤電子ATmega4809 8位單片機,能夠在...

      貿澤備貨的Microchip ATmega4809 8位單片機基于高性能8位AVR? RISC CP...

      發表于 2018-09-14 14:29 ? 135次閱讀
      貿澤電子ATmega4809 8位單片機,能夠在...

      基于adv212的jpeg2000靜態圖像壓縮系...

      干涉圖在壓縮后,如果丟失信息過多,或是丟失了部分重要信息,則無法復原出真實的光譜。

      發表于 2018-09-12 08:33 ? 1136次閱讀
      基于adv212的jpeg2000靜態圖像壓縮系...

      AVR單片機的特點及缺點解析

      AVR單片機指令以字為單位,且大部分指令都為單周期指令。而單周期既可執行本指令功能,同時完成下一條指...

      發表于 2018-09-10 17:03 ? 216次閱讀
      AVR單片機的特點及缺點解析

      PIC單片機特點及不足之處解析

      PIC單片機系列是美國微芯公司(Microship)的產品,共分三個級別,即基本級、中級、高級,是當...

      發表于 2018-09-10 16:55 ? 350次閱讀
      PIC單片機特點及不足之處解析

      MSP430系列單片機特性及應用領域介紹

      MSP430系列單片機是德州儀器1996年開始推向市場的一種16位超低功耗的混合信號處理器,給人們留...

      發表于 2018-09-10 16:50 ? 224次閱讀
      MSP430系列單片機特性及應用領域介紹

      51單片機優缺點及應用領域介紹

      應用最廣泛的8位單片機當然也是初學者們最容易上手學習的單片機,最早由Intel推出,由于其典型的結構...

      發表于 2018-09-10 16:45 ? 360次閱讀
      51單片機優缺點及應用領域介紹

      如何又快又好的學習單片機?

      很多想學單片機的人問的第一句話就是:“怎樣才能學好單片機”?今天和大家討論對于如何開始學單片機、如何...

      發表于 2018-09-10 16:09 ? 668次閱讀
      如何又快又好的學習單片機?

      時序邏輯電路的建立,保持時間裕量分析

      當然上述情況還忽略了時鐘的延遲,即默認前后兩級寄存器的clk都是同時到達。如果時鐘存在正延時,即時鐘...

      發表于 2018-09-10 10:45 ? 654次閱讀
      時序邏輯電路的建立,保持時間裕量分析

      為什么寄存器會有建立時間,保持時間要求,以及傳輸...

      當時鐘信號為低電平時,傳輸門T1導通,數據經過反相器I1,傳輸門T1,反相器I3,傳到QM端。此時T...

      發表于 2018-09-08 10:25 ? 970次閱讀
      為什么寄存器會有建立時間,保持時間要求,以及傳輸...

      MAX6625型智能數字溫度傳感器工作原理及程序...

      在系統溫度測量和控制中,溫度傳感器的選用正從模擬式向數字式、從集成化向智能化的方向飛速發展。MAX6...

      發表于 2018-09-07 15:33 ? 138次閱讀
      MAX6625型智能數字溫度傳感器工作原理及程序...

      如何解決異步FIFO跨時鐘域亞穩態問題?

      跨時鐘域的問題:前一篇已經提到要通過比較讀寫指針來判斷產生讀空和寫滿信號,但是讀指針是屬于讀時鐘域的...

      發表于 2018-09-05 14:29 ? 585次閱讀
      如何解決異步FIFO跨時鐘域亞穩態問題?

      PCIe總線自V2.0加入了功能層復位的功能

      FLR只復位對應Function的內部狀態和寄存器(使其暫時不變化,Making it quiesc...

      發表于 2018-09-05 09:46 ? 693次閱讀
      PCIe總線自V2.0加入了功能層復位的功能
      上海快3开奖走势图
      <em id="0s9ur"></em>

      <em id="0s9ur"></em>
      <div id="0s9ur"><ol id="0s9ur"></ol></div>
      <div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

          <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>
          <em id="0s9ur"></em>

          <em id="0s9ur"></em>
          <div id="0s9ur"><ol id="0s9ur"></ol></div>
          <div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

              <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>