<em id="0s9ur"></em>

<em id="0s9ur"></em>
<div id="0s9ur"><ol id="0s9ur"></ol></div>
<div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

      <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>

      電子發燒友網 > 可編程邏輯 > 正文

      在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進

      2018年11月02日 16:37 ? 次閱讀

      對于高速的DSP密集型系統設計,降低功率變得越來越重要。例如,在通信系統中,通信必須以周期猝發方式來實施,以避免放大器和系統其余部分電路持續消耗功率。在傳感器網絡中的要求是定期關斷工作的傳感器(比如用于交通圖像或天氣傳感器),或者定期打開它們(例如在地震情況下),以及在設備回到睡眠模式之前以猝發方式上傳信息。在通常具有相對較低取樣頻率的醫療監測設備中,需要通過實施周期性操作其低功耗特性的方式來最大限度減少功耗,相似的,手持便攜式解決方案也是如此。

      對于著重降低功率的DSP密集型系統設計,設計人員不僅僅是要提供最低的靜態功率,更重要的是需要專注于實現盡可能低的總體功耗,尤其是在高頻率和高溫條件下。現場可編程門陣列(FPGA)通過綜合的方法來實現功耗最小化,有助于達到這個目標。這種方法包括加工工藝、架構和邏輯配置設計,以及包括SERDES、DDR2/3和DSP模塊的嵌入式特性,同時還加入了進一步降低靜態功耗的特殊功率模式。本文重點討論在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進。

      FPGA演進

      在過去二十年里,許多先進的CPUMCU構建了各種節能模式,以應對DSP密集型設計中較高頻率和集成度水平引起的功耗難題。僅有最先進的FPGA器件提供了類似的低功耗能力,并且支持更高頻率器件。直至最近才出現可以解決早期基于SRAM解決方案的泄漏問題,同時帶有低功耗模式實現額外節能能力的FPGA器件。

      大體上,靜態功率、動態功率,以及浪涌功率這三種功率成分左右了總體功耗,這與FPGA功率預算相關。必需有效地管理這三種成分以實現最低功耗。

      管理這些功率成分需要固有低泄漏電流--這是FPGA器件支持DSP密集設計之功率需求的一個重要特性。與使用SRAM單元的FPGA器件相比,基于flash的FPGA解決方案具有優勢,這是因為基于flash的 FPGA使用單一(而不是六個)晶體管來構建,而且配置功率和浪涌功率(上電期間)均為零。SRAM FPGA上電處于未配置狀態,必需完成初始上電復位順序。首先,各個配置位處于未知狀態,并且必需在每個電源周期初始化。因此,產生了高至數安培或長至數百微秒之尖峰的浪涌電流,這帶來了浪涌功率(請參見圖1)。

      在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進

      圖1:使用基于flash的FPGA器件,可以在器件啟動和配置階段省去數百微瓦(mW)功率。為了避免大電流峰值,SRAM FPGA需要復雜的上電排序,因此增加了元器件成本和占位面積。

      為了緩減這個尖峰電流,許多SRAM FPGA器件也都具有附加的復雜系統上電順序要求。而基于flash的非易失性 FPGA無需外部配置器件來進行重新編程,在啟動階段省去了數百微瓦(mW),并且省去了用于緩減尖峰電流的外部器件。在某些情況下,與基于SRAM的解決方案相比,基于flash的FPGA可以把每單元泄漏電流降低1000倍,并且具有超低靜態電流和無需外部緩減器件的優勢。

      基于flash的 FPGA器件除了固有較低功率之外,還可以利用附加的特性以進一步減小功率。基于flash的 FPGA器件在單一芯片上結合了硬IP模塊和FPGA架構,并且這個FGPA集成了功能齊全的微控制器系統、增強的FPGA架構和高速串行和存儲器接口。附加的功率敏感特性和其它特性包括:

      增強的SERDES功能:最新FPGA的每個SERDES通道的每Gbps功率降低至13mW,與具有相似功能的其它FPGA解決方案相比,可以降低多達5倍(參見圖2)。

      在較小的器件中集成許多不同的硬IP和其它資源:通過加入更多I/O、收發器、PCI Express端點和高性能存儲器子系統,可以在更小、功率更低的器件中提供更多功能。

      嵌入式RAM和數學模塊:基于flash 的 FPGA器件包括內建的硬RAM模塊和數學模塊,用于密集型DSP應用。而且,這些模塊在低功率下提供高性能水平。圖3所示為不同FPGA制造商之間的RAM功率比較。

      固有低功率的嵌入式處理器子系統:某些子系統提供多種低功率模式,包括睡眠模式和深度睡眠模式,使用低功率模式可以實現FPGA架構和相關I/O的快速停止和啟動,同時保存FPGA架構的狀態,并且顯著降低功耗。器件大約花100ms來進入睡眠模式,再花大約100ms退出這個模式。然而,FPGA退出睡眠模式的狀態可以保存,該器件從其退出的狀態繼續運作。

      使用附加的工具來最大限度地減小功率:通過使用各種工具來計算功率配置,以及使用智能floor-planning和功率優化布局布線,用戶能夠進一步優化其設計以降低功耗。

      在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進

      圖2: 來自主要FPGA制造商的SERDES功耗數值

      在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進

      圖3: 來自主要FPGA制造商的存儲器和數學模塊功耗數值

      所有這些降低功率的特性和功能,在高速DSP密集型系統設計中特別重要。

      DSP設計的挑戰

      DSP密集型系統設計需要復雜的數學計算、高存儲器帶寬要求,以及具有動態重新配置的高速串行傳輸,這些要求在高性能水平下消耗很大的功率。下一代FPGA器件必需能夠以盡可能低的功耗來應對這些需求,并且不影響性能。DSP系統設計人員在設計中使用數個不同的構件(乘法器、存儲器、收發器等),而不同系統架構實施方案的功耗有著顯著的區別,這取決于使用的FPGA器件。

      所有FPGA器件也都使用硬乘法器作為基礎計算單元,這個硬乘法器在總體系統功率預算方面舉足輕重。為此,美高森美研究了具有不同架構的有限脈沖響應(FIR)濾波器,并且根據乘法器數目對比運作頻率,分析了各個器件的功耗。

      FIR濾波器經常用于在各種應用中消除不必要噪聲,同時提升信號質量,或者修理信號波幅的DSP模塊,有著數種FIR濾波器架構,包括轉置或收縮(有或沒有對稱性) 。這兩種架構均具有與總體初始延遲、DSP模塊數目、吞吐量或性能,以及管線寄存器數目相關的特性,兩種架構之間的區別如圖4所示,圖中顯示16-Tap FIR轉置和收縮的對稱型款。

      在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進

      圖4: 用于對稱轉置和收縮16-Tap FIR的架構的比較

      現在來總結兩種架構之間的區別:轉置架構使用管線級并且減少輸入扇出以提高運作頻率;同時,N-Tap systolic FIR的初始延遲是(2*N -2)周期。比較之下,雖然轉置架構的運作頻率較低,但其初始延遲較好(N-1周期),而且使用較少的時序資源。這些架構還要考慮其它的因素,最重要的是濾波器穩定性,尤其是必需考慮大量抽頭(tap)數目和加權特性。例如,在需要回聲消除的語音處理應用中,在存在大部分回聲的近端,權重必需較高,在回聲較少的后續濾波器抽頭上較低。

      根據使用的架構不同,FPGA的功耗可能顯著變化。在一項研究中,使用了功耗預算工具,并且使用FPGA開發工具套件在32、64和128-Tap Transpose FIR實施方案中測量不同溫度下的實際硅器件;研究結果表明FPGA器件通過合適的設計和實施來提供了顯著的節能。此外,這些節能在較低的頻率和高溫下更加明顯。另一個重要發現是,對于最佳性能FPGA器件,功耗與抽頭的數目成線性關系。換句話說,如果抽頭的數目少,某些性能較差FPGA的功耗數值更差;對于其它器件,在抽頭數目高時,它們的性能更差。這可能與架構問題有關。

      在低功率DSP密集型系統設計中應對DSP挑戰的FPGA技術演進

      圖5:來自不同FPGA供應商的32、64、128-Tap FIR總體功耗數值

      結論

      今天以DSP為中心的系統設計,面臨不斷增加的減小功耗的壓力。今天基于flash的 FPGA技術不只是減少靜態功耗,而是減少總體功耗,正是實現下一代高速DSP密集型系統設計的重要因素,這些設計要求必需在不斷縮小的外形尺寸中提供高算法性能,并具有盡可能低的功耗。

      技術專區

      下載發燒友APP

      打造屬于您的人脈電子圈

      關注電子發燒友微信

      有趣有料的資訊及技術干貨

      關注發燒友課堂

      鎖定最新課程活動及技術直播
      收藏 人收藏
      分享:

      評論

      相關推薦

      FPGA業者營收攀升 帶動龐大的LTE設備購置及...

      東亞地區長程演進計劃(LTE)設備需求,驅動現場可編程閘陣列(FPGA)業者營收攀升。2014年中國...

      發表于 2018-11-03 11:05 ? 0次閱讀
      FPGA業者營收攀升 帶動龐大的LTE設備購置及...

      FPGA讓自動駕駛開發更具靈活性

      作為汽車從傳統功能車向智能車升級的一項過渡技術,ADAS隨著汽車電子的快速發展,以及相關安全標準和消...

      發表于 2018-11-03 09:49 ? 15次閱讀
      FPGA讓自動駕駛開發更具靈活性

      單片機、ARM、DSP與CPU之間的關系大揭秘

      你知道單片機、ARM、DSP都是CPU嗎,它們之間又有什么不同,小編進行了整理和編輯。

      發表于 2018-11-02 17:38 ? 58次閱讀
      單片機、ARM、DSP與CPU之間的關系大揭秘

      如何針對FPGA或微處理器配置各種電壓輸出跟蹤和...

      為給DSP、ASIC、FPGA和微處理器的負載點供電而引起的電壓輸入軌數目的增多使得電源設計更加具有...

      發表于 2018-11-02 16:27 ? 222次閱讀
      如何針對FPGA或微處理器配置各種電壓輸出跟蹤和...

      賽靈思從FPGA走向ACAP 從器件到平臺的新征...

      賽靈思(Xilinx)公布2019財年第二季度財報,財報顯示該公司實現季度性收入7.46億美元,比去...

      發表于 2018-11-02 15:28 ? 334次閱讀
      賽靈思從FPGA走向ACAP 從器件到平臺的新征...

      基于DSP與數字溫度傳感器的溫度控制系統

      發表于 2018-11-02 15:21 ? 29次閱讀
      基于DSP與數字溫度傳感器的溫度控制系統

      請問ARM和DSP哪個更適合處理攝像圖的圖像信息?

      發表于 2018-11-02 11:53 ? 31次閱讀
      請問ARM和DSP哪個更適合處理攝像圖的圖像信息?

      調試TI dsp 28027焊上去的28027連接不到仿真器顯示error 1041

      發表于 2018-11-02 11:52 ? 27次閱讀
      調試TI dsp 28027焊上去的28027連接不到仿真器顯示error 1041

      請問C2834x系列DSP如何進行代碼加密?

      發表于 2018-11-02 11:39 ? 39次閱讀
      請問C2834x系列DSP如何進行代碼加密?

      [放置30-73]SPI接口IP,如何解決這個嚴重警告?

      發表于 2018-11-02 11:34 ? 24次閱讀
      [放置30-73]SPI接口IP,如何解決這個嚴重警告?

      如何將CCS3.3工程中.C文件封裝成OBJ庫文件

      發表于 2018-11-02 09:41 ? 89次閱讀
      如何將CCS3.3工程中.C文件封裝成OBJ庫文件

      請問高速AD差分時鐘驅動能使用LVPECL輸出的有源晶振交流耦合至AD的時鐘引腳嗎?

      發表于 2018-11-02 09:25 ? 39次閱讀
      請問高速AD差分時鐘驅動能使用LVPECL輸出的有源晶振交流耦合至AD的時鐘引腳嗎?

      詢問DSP和處理器的開發環境等問題

      發表于 2018-11-02 09:18 ? 48次閱讀
      詢問DSP和處理器的開發環境等問題

      AD9254的時鐘配置可以直接使用從FPGA差分時鐘引腳引出的時鐘信號嗎

      發表于 2018-11-02 09:14 ? 51次閱讀
      AD9254的時鐘配置可以直接使用從FPGA差分時鐘引腳引出的時鐘信號嗎

      ad9211-300的spi配置不進去數據

      發表于 2018-11-02 08:59 ? 36次閱讀
      ad9211-300的spi配置不進去數據

      FPGA將在云端數據中心業務發揮突出的作用

      上海安路信息科技有限公司(以下簡稱“安路科技”)市場與應用部副總經理陳利光告訴記者:“FPGA已經在...

      發表于 2018-11-01 16:47 ? 389次閱讀
      FPGA將在云端數據中心業務發揮突出的作用

      GPU/FPGA/ASIC/類腦芯片大比拼 四種...

      2017年,“人工智能”儼然已經成為所有媒體的頭條熱點,在媒體和資本的推動下,AI以迅雷不及掩耳之勢...

      發表于 2018-11-01 16:40 ? 206次閱讀
      GPU/FPGA/ASIC/類腦芯片大比拼 四種...

      萊迪思推出iCE40Ultra FPGA產品系列...

      隨著移動設備的普及化、多樣化,消費者對其功能要求也越來越挑剔,而設備中主控芯片無法完成的新功能,需要...

      發表于 2018-10-31 17:33 ? 334次閱讀
      萊迪思推出iCE40Ultra FPGA產品系列...

      關于高速ADC和DAC與FPGA的配合使用淺析

      許多數字處理系統都會使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用...

      發表于 2018-10-31 17:24 ? 71次閱讀
      關于高速ADC和DAC與FPGA的配合使用淺析

      FPGA時序的基本概念,RTL項目的設計探索

      盡管工程師們很清楚已有 FPGA 工具的參數設置,但是很多時候并沒有完全把這些設置的功能發揮出來。一...

      發表于 2018-10-31 15:21 ? 204次閱讀
      FPGA時序的基本概念,RTL項目的設計探索

      數字圖像是怎么通過模擬轉為數字的?

      還記得數字電路上對應的實驗都是VHDL的實驗嗎?數字電路告訴我們各種數字邏輯:非或與異。這些邏輯讓我...

      發表于 2018-10-31 15:18 ? 161次閱讀
      數字圖像是怎么通過模擬轉為數字的?

      AI芯片的過去和未來,看這篇文章就夠了

      相信你一定還記得擊敗了李世石和柯潔的谷歌阿爾法狗(AlphaGo),那你知道驅動AlphaGo的是什...

      發表于 2018-10-31 13:56 ? 452次閱讀
      AI芯片的過去和未來,看這篇文章就夠了

      基于FPGA的短波通信接收機及其具體實現方案詳解

      短波通信又稱高頻通信,是利用HF波段(3-30MHz)電磁波進行的無線電通信。短波通信主要靠天波傳播...

      發表于 2018-10-30 17:38 ? 82次閱讀
      基于FPGA的短波通信接收機及其具體實現方案詳解

      基于Cyclone IV GX系列的FPGA的P...

      PCI Express(PCIe)是一種高性能互連協議,可應用于網絡適配、圖形加速、服務器、大數據傳...

      發表于 2018-10-30 17:18 ? 81次閱讀
      基于Cyclone IV GX系列的FPGA的P...

      基于FPGA的心音采集系統

      本采集系統框圖如圖1所示,該系統由心音傳感器、信號預處理電路、A/D轉換電路以及PC等構成。其中,信...

      發表于 2018-10-30 10:32 ? 213次閱讀
      基于FPGA的心音采集系統

      FPGA從電子設計的外圍器件逐漸演變為數字系統的...

      作為一種可編程邏輯器件,FPGA在二十多年的發展歷程中,從電子設計的外圍器件逐漸演變為數字系統的核心...

      發表于 2018-10-29 17:54 ? 602次閱讀
      FPGA從電子設計的外圍器件逐漸演變為數字系統的...

      FPGA的獨特性與靈活性在智能化連接領域中扮演著...

      例如在體育賽事和電腦游戲活動直播不斷風靡的推動下,4K視頻和H.265編碼算法迎來大發展,傳統CPU...

      發表于 2018-10-29 17:48 ? 130次閱讀
      FPGA的獨特性與靈活性在智能化連接領域中扮演著...

      高云半導體推出小封裝、超低功耗的GW1NZ系列F...

      國內領先的可編程邏輯器件供應商廣東高云半導體科技股份有限公司(以下簡稱:高云半導體),宣布推出小封裝...

      發表于 2018-10-29 16:05 ? 570次閱讀
      高云半導體推出小封裝、超低功耗的GW1NZ系列F...

      一文了解dsp數字信號處理器

      DSP,也就是數字信號處理器英文的縮寫,是一種能夠提供實時處理信號的微處理器。在一般的家用電腦當中也...

      發表于 2018-10-29 14:46 ? 69次閱讀
      一文了解dsp數字信號處理器

      簡單介紹數字信號處理器的特點

      對于從事電子信息行業的人員,都應該接觸以及了解過數字信號處理器。關于數字信號處理器簡稱為DSP,屬于...

      發表于 2018-10-29 11:26 ? 74次閱讀
      簡單介紹數字信號處理器的特點

      解答數字信號處理學什么

      關于數字信號處理這門學科,書面上是這樣介紹的:將事物的運動變化轉換為一系列數字,并用計算的方法從中提...

      發表于 2018-10-29 08:59 ? 53次閱讀
      解答數字信號處理學什么

      Altera發布MAX 10:業界首款多功能、低...

      一直以來,FPGA可編程器件都主要應用在通訊設備或工業控制等較為專業的應用領域,但隨著不同行業使用需...

      發表于 2018-10-28 11:53 ? 161次閱讀
      Altera發布MAX 10:業界首款多功能、低...

      使用安全FPGA器件可以保護用于物聯網的新DSP...

      對于基于數字信號處理器(DSP)的設計,如果DSP沒有足夠的安全能力,便特別容易受到入侵。在許多應用...

      發表于 2018-10-28 11:44 ? 55次閱讀
      使用安全FPGA器件可以保護用于物聯網的新DSP...

      為什么俄羅斯沒有高端芯片 卻能造出一流武器

      為什么俄羅斯沒有高端芯片,卻能造出一流武器?

      發表于 2018-10-27 10:56 ? 1308次閱讀
      為什么俄羅斯沒有高端芯片  卻能造出一流武器

      Silexica最新版SLX解決方案可優化軟硬件...

      業界首款解決方案,用來分析用于 RISC/FPGA 設計空間探索的 C/C ++ 代碼,從而優化硬件...

      發表于 2018-10-27 10:35 ? 87次閱讀
      Silexica最新版SLX解決方案可優化軟硬件...

      三星電子推出基于賽靈思FPGA技術的SmartS...

      基于賽靈思 FPGA的三星的 SmartSSD 有助于推動像高性能計算、人工智能和新興應用等新一代數...

      發表于 2018-10-27 10:31 ? 242次閱讀
      三星電子推出基于賽靈思FPGA技術的SmartS...

      賽靈思推出能提供FPGA設計工具和IP的ISE設...

      賽靈思公司推出ISE設計套件11.1版本(ISE Design Suite 11.1)。這一FPGA...

      發表于 2018-10-27 08:22 ? 373次閱讀
      賽靈思推出能提供FPGA設計工具和IP的ISE設...

      以FPGA+DSP為基礎的RCM遠控器研究詳解

      為了遠程對現場進行設備管理和環境監控,并簡化現場監控設備,有效地提高整個系統的穩定性和安全性。擬開...

      發表于 2018-10-26 17:21 ? 65次閱讀
      以FPGA+DSP為基礎的RCM遠控器研究詳解

      基于FPGA的ADS8341控制器設計

      由圖1可以看出,ADS8341完成一次轉換需要24個DCLK時鐘,其中在前8個時鐘的上升沿,DIN控...

      發表于 2018-10-26 14:50 ? 360次閱讀
      基于FPGA的ADS8341控制器設計

      Versal能否讓賽靈思開啟涅槃之旅?

      先來看其硬件。賽靈思產品及技術營銷高級技術總監Kirk Saban指出,異構計算平臺必須要有多個不同...

      發表于 2018-10-26 14:34 ? 988次閱讀
      Versal能否讓賽靈思開啟涅槃之旅?

      LUT如何構成邏輯函數

      LUT如何如何構成邏輯函數;2個LUT通過互連可以構成7bit輸入,單bit輸出的邏輯。實現方式為兩...

      發表于 2018-10-26 14:31 ? 301次閱讀
      LUT如何構成邏輯函數

      從四個方面區別arm與fpga

      ARM是應用,FPGA是芯片設計,前者是軟件,后面是硬件,ARM就像單片機,但是它本身的資源是生產廠...

      發表于 2018-10-26 14:11 ? 146次閱讀
      從四個方面區別arm與fpga

      高云半導體與清華大學計算機系開展國產FPGA交流...

      廣東高云半導體科技股份有限公司(以下簡稱“高云半導體”)于10月25日與清華大學計算機系師生舉行了國...

      發表于 2018-10-26 10:16 ? 1254次閱讀
      高云半導體與清華大學計算機系開展國產FPGA交流...

      賽靈思2019財年Q2營收大漲19% 7納米AC...

      10月24日,賽靈思最新出爐的2019財年第二季度的財報信息顯示,該公司第二季度實現季度性收入最高紀...

      發表于 2018-10-25 17:22 ? 687次閱讀
      賽靈思2019財年Q2營收大漲19% 7納米AC...

      賽靈思推出能提供FPGA設計工具和IP的ISE設...

      賽靈思公司推出ISE設計套件11.1版本(ISE Design Suite 11.1)。這一FPG...

      發表于 2018-10-25 15:47 ? 117次閱讀
      賽靈思推出能提供FPGA設計工具和IP的ISE設...

      Altera開發出了一套完整的SoC解決方案

      Altera的Arria II GX、Stratix IV GT、Stratix IV GX FP...

      發表于 2018-10-25 15:43 ? 107次閱讀
      Altera開發出了一套完整的SoC解決方案

      Xilinx推出reVISION軟件堆棧,叫板英...

      人工智能(AI)以往需要非常龐大的運算量才能實現,因此必須在云端數據中心由服務器執行。但隨著AI走向...

      發表于 2018-10-24 17:30 ? 101次閱讀
      Xilinx推出reVISION軟件堆棧,叫板英...

      FPGA廠商的易主或戰略的改變,勢必會影響FPG...

      如果說“變”是歷史的主調,那對于FPGA業者來說,變化顯然來得太快了。 Intel(英特爾)以167...

      發表于 2018-10-24 17:23 ? 160次閱讀
      FPGA廠商的易主或戰略的改變,勢必會影響FPG...

      賽靈思開發者大會:共同探討行業趨勢,分享設計經驗...

      標量處理引擎。Versal有雙ARM Cortex-A72應用處理器。嵌入式處理來自于ARM,擁有...

      發表于 2018-10-24 10:08 ? 736次閱讀
      賽靈思開發者大會:共同探討行業趨勢,分享設計經驗...

      FPGA是英特爾成長策略的關鍵,其動力來自成長引...

      處理器龍頭大廠英特爾昨(19)日在美國開發者論壇(IDF)中,首度舉行英特爾SoC FPGA科技論壇...

      發表于 2018-10-23 16:48 ? 84次閱讀
      FPGA是英特爾成長策略的關鍵,其動力來自成長引...

      英特爾CPU+FPGA的AI芯片技術布局,或將替...

      近日,英特爾宣布與科大訊飛達成技術合作,共同優化在機器學習與深度學習領域的離線訓練與在線預測,并在上...

      發表于 2018-10-23 16:38 ? 147次閱讀
      英特爾CPU+FPGA的AI芯片技術布局,或將替...

      通過LPM_ROM模塊和VHDL語言為核心設計多...

      以FPGA芯片為載體, 通過QuartusII 的LPM_ROM 模塊和VHDL 語言為核心設計一個...

      發表于 2018-10-23 10:05 ? 935次閱讀
      通過LPM_ROM模塊和VHDL語言為核心設計多...

      為什么英特爾要將至強CPU與FPGA加以結合?

      就目前的技術指標而言,我們只能給出有限的猜測性結論。Altera公司很可能負責相關FPGA芯片的制造...

      發表于 2018-10-23 10:01 ? 391次閱讀
      為什么英特爾要將至強CPU與FPGA加以結合?

      在Vivado中新建IO Planning工程來...

      在Vivado中新建IO Planning工程來初步引腳分配,這樣會大大提高開發效率 在這里,你可...

      發表于 2018-10-22 17:12 ? 352次閱讀
      在Vivado中新建IO Planning工程來...

      基于循環前綴的非數據輔助估計算法研究與FPGA實...

      提出了一種基于循環前綴的符號同步算法。此算法在最大似然估計的基礎上加以改進,簡化了符號同步中相關運算...

      發表于 2018-10-22 14:55 ? 318次閱讀
      基于循環前綴的非數據輔助估計算法研究與FPGA實...

      淺析5G產業鏈國產化的機遇與挑戰

      相較4G,5G無線網絡架構將發生重大變化。從功能上看,5G通信收發系統仍將大致分為天線單元、射頻單元...

      發表于 2018-10-22 11:54 ? 1264次閱讀
      淺析5G產業鏈國產化的機遇與挑戰

      FPGA內部可編程邏輯CLB資源分析

      現在的FPGA里面有很多存儲資源,DSP(數字信號處理)資源,布線通道,I/O資源,當然最根本的還是...

      發表于 2018-10-22 11:00 ? 325次閱讀
      FPGA內部可編程邏輯CLB資源分析

      從FPGA到ACAP,“萬能芯片”如何華麗轉身

      作為“摩爾定律”的倡導者,英特爾則在FPGA上依然在宣講先進工藝的重要性,14nm的FPGA產品和1...

      發表于 2018-10-22 10:44 ? 584次閱讀
      從FPGA到ACAP,“萬能芯片”如何華麗轉身

      美國新創公司NuPGA利用石墨做為FPGA組件內...

      一家新創IC公司NuPGA聲稱,碳內存架構(Carbon-based memory archite...

      發表于 2018-10-21 10:58 ? 109次閱讀
      美國新創公司NuPGA利用石墨做為FPGA組件內...

      基于FPGA器件的內塊存儲器資源功能驗證方法設計...

      可編程邏輯陣列(FPGA)由于其具有可編程、上市時間短、靈活性及高吞吐量等特性廣泛應用于數字信號處...

      發表于 2018-10-21 10:32 ? 139次閱讀
      基于FPGA器件的內塊存儲器資源功能驗證方法設計...

      FPGA如何讓視頻編碼與AI非常簡單的結合

      Aupera是一家專注于視頻數據應用的新一代系統解決方案的創業公司,Aupera資深AI工程師Nar...

      發表于 2018-10-20 10:30 ? 485次閱讀
      FPGA如何讓視頻編碼與AI非常簡單的結合

      CRC的計算過程 漢明距離如何計算呢

      第六章的內容在《移動通信》課程中也有涉及,穿插著學習能夠加深記憶。我花了好長時間的講解CRC的寄存器...

      發表于 2018-10-20 09:41 ? 341次閱讀
      CRC的計算過程 漢明距離如何計算呢

      NanoBoard 3000系列FPGA開發板助...

      FPGA正在成為電子產品設計的主流選擇。但對于完全沒有FPGA專業背景的設計工程師而言,在數天之內完...

      發表于 2018-10-20 09:14 ? 65次閱讀
      NanoBoard 3000系列FPGA開發板助...

      CNN高效升級,有一定的可編程性

      2018年7月18日,自適應和智能計算公司賽靈思(Xilinx, Inc.)宣布完成對專注于神經網絡...

      發表于 2018-10-20 09:13 ? 471次閱讀
      CNN高效升級,有一定的可編程性

      英特爾將至強CPU與FPGA加以結合,推出新一代...

      就在昨天,英特爾公司悄然發布了一項面向其芯片產品線的大規模升級方案:芯片巨頭將在近期推出一款將CPU...

      發表于 2018-10-19 16:39 ? 283次閱讀
      英特爾將至強CPU與FPGA加以結合,推出新一代...

      從FPGA到ACAP,賽靈思實現了跳躍性的發展

      讓時光倒退回到2015年,這一年2月份,FPGA龍頭企業賽靈思(Xilinx)發布了業界首款16nm...

      發表于 2018-10-19 16:31 ? 551次閱讀
      從FPGA到ACAP,賽靈思實現了跳躍性的發展

      FPGA內部可編程邏輯資源的結構,CLB資源介紹

      第二種Slice叫SLICEM,電路結構如下。除了LUTS與SLICEL的LUTS不同之外,其余結構...

      發表于 2018-10-18 17:04 ? 408次閱讀
      FPGA內部可編程邏輯資源的結構,CLB資源介紹

      Intel收購FPGA公司是為了微軟?

      去年Intel宣布斥資167億美元收購了全球第一大FPGA公司Altera,而且這家公司還是Inte...

      發表于 2018-10-18 16:50 ? 480次閱讀
      Intel收購FPGA公司是為了微軟?

      基于FPGA+DSP的高速中頻采樣信號處理平臺

      高速中頻采樣信號處理平臺在實際應用中有很大的前景,提出采用FPGA+DSP的處理結構,結合高性能A/...

      發表于 2018-10-18 16:36 ? 445次閱讀
      基于FPGA+DSP的高速中頻采樣信號處理平臺

      賽靈思CEO:FPGA迎來春天,汽車芯片市場需審...

      現在雖然伴隨著自動駕駛的發展,有了更多的機會,但行業內仍有傳統的汽車芯片巨頭,尊重基本的市場規律是應...

      發表于 2018-10-18 15:17 ? 632次閱讀
      賽靈思CEO:FPGA迎來春天,汽車芯片市場需審...

      TMS320VC5506 TMS320VC550...

      TMS320VC5506定點數字信號處理器(DSP)基于TMS320C55x DSP生成CPU處理器內核。 C55x™DSP架構通過增加并行性和全面關注降低功耗來實現高性能和低功耗。 CPU支持內部總線結構,該結構由一個程序總線,三個數據讀總線,兩個數據寫總線以及專用于外設和DMA活動的附加總線組成。這些總線能夠在一個周期內執行最多三次數據讀取和兩次數據寫入。并行地,DMA控制器每個周期最多可以執行兩次數據傳輸,與CPU活動無關。 C55x CPU提供兩個乘法累加(MAC)單元,每個單元能夠支持17位x 17-單個循環中的位乘法。額外的16位ALU支持中央40位算術/邏輯單元(ALU)。 ALU的使用受指令集控制,提供優化并行活動和功耗的能力。這些資源在C55x CPU的地址單元(AU)和數據單元(DU)中進行管理。 C55x DSP代支持可變字節寬度指令集,以提高代碼密度。指令單元(IU)從內部或外部存儲器執行32位程序提取,并為程序單元(PU)排隊指令。程序單元解碼指令,將任務指向AU和DU資源,并管理完全受保護的管道。預測分支功能可避免執行條件指令時的管道沖洗。 5506上的128...

      發表于 2018-10-17 14:24 ? 0次閱讀
      TMS320VC5506 TMS320VC550...

      TMS320C6747 定點/浮點數字信號處理器

      TMS320C6745 /6747器件是一款基于TMS320C674x DSP內核的低功耗數字信號處理器。它的功耗顯著低于TMS320C6000 DSP平臺的其他成員。 TMS320C6745 /6747器件使原始設備制造商(OEM)和原始設計制造商(ODM)能夠快速推出市場上的設備。高處理性能。 TMS320C6745 /6747 DSP內核采用基于緩存的兩級架構。 1級程序高速緩存(L1P)是32 KB直接映射高速緩存,1級數據高速緩存(L1D)是32 KB雙向組關聯高速緩存。 2級程序高速緩存(L2P)由256 KB內存空間組成,在程序和數據空間之間共享。 L2內存可以配置為映射內存,緩存或兩者的組合。雖然系統中的其他主機可以訪問DSP L2,但是其他主機可以使用額外的128KB RAM共享內存(僅限TMS320C6747),而不會影響DSP性能。 外設集包括:帶管理數據輸入/輸出(MDIO)模塊的10/100 Mbps以太網MAC(EMAC);兩個I 2 C總線接口; 3個多通道音頻串行端口(McASP),帶有16/9串行器和FIFO緩沖器;兩個64位通用定時器,每個都可配置(一個可配置為看門狗);可配置的16位主機端口接口(HPI)[僅限TMS3...

      發表于 2018-10-17 14:20 ? 6次閱讀
      TMS320C6747 定點/浮點數字信號處理器

      TMS320C6746 TMS320C6746 ...

      TMS320C6746定點和浮點DSP是一款低功耗應用處理器,該處理器基于C674x DSP內核。該DSP與其他TMS320C6000™平臺DSP相比,功耗要小很多。 憑借這款器件,原始設備制造商(OEM)和原始設計制造商(ODM)能夠充分利用全集成混合處理器解決方案的靈活性,迅速將兼用穩健操作系統,豐富用戶接口和高處理器性能的器件推向市場。 該器件的DSP內核采用基于2級緩存的架構。第1級程序緩存(L1P)是一個 32KB的直接映射緩存,第1級數據緩存(L1D)是一個32KB的2路組相連緩存。第2級程序緩存(L2P)包含256KB的存儲空間,由程序空間和數據空間共享.L2存儲器可配置為映射存儲器,緩存或二者的組合。系統內的其他主機可以訪問DSP L2。 外設集包括:1個具有管理數據輸入/輸出模塊(MDIO)的10Mbps /100Mbps以太網介質訪問控制器(EMAC); 1個USB2.0 OTG接口; 2個I 2 C總線接口; 1個具有16個串行器和FIFO緩沖器的多通道音頻串行端口(McASP) ); 2個具有FIFO緩沖器的多通道緩沖串行端口(McBSP); 2個可配置的64位通用定時器(其中一個可配置...

      發表于 2018-10-15 17:06 ? 12次閱讀
      TMS320C6746 TMS320C6746 ...

      OMAP-L138 OMAP-L138 Data...

      OMAP-L138 C6000 DSP+ARM 處理器 是一款低功耗 應用 處理器,該處理器基于 ARM926EJ-S 和 C674x DSP 內核。該處理器 與其他 TMS320C6000™ 平臺 DSP 相比,功耗要小很多。 憑借這款器件,原始設備制造商 (OEM) 和原始設計制造商 (ODM) 能夠充分利用全集成混合處理器解決方案的靈活性,迅速將兼具穩健操作系統、豐富用戶接口和高處理器性能的器件推向市場。 此器件采用雙內核架構(包括一個高性能的 TMS320C674x DSP 內核和一個 ARM926EJ-S 內核),實現了 DSP 與精簡指令集計算機 (RISC) 技術二者優勢的完美融合。 ARM926EJ-S 是一款 32 位 RISC 處理器內核,可執行 32 位或 16 位指令和處理 32 位、16 位或 8 位數據。該內核采用流水線結構,因此處理器和存儲器系統的所有部件能夠連續運行。 ARM9 內核配有協處理器 15 (CP15)、保護模塊以及具有頁表緩沖區的數據和程序存儲器管理單元 (MMU)。ARM9 內核配有獨立的 16KB 指令緩存和 16KB 數據緩存。這兩個緩存均與虛擬索引虛擬標簽 (VIVT) 4 路相連。ARM9 內核還配...

      發表于 2018-10-15 17:04 ? 15次閱讀
      OMAP-L138 OMAP-L138 Data...

      TMS320C6748 TMS320C6748 ...

      TMS320C6748 定點和浮點 DSP 是一款低功耗 應用 處理器,該處理器基于 C674x DSP 內核。該DSP 與其他 TMS320C6000™ 平臺 DSP 相比,功耗要小很多。 憑借這款器件,原始設備制造商 (OEM) 和原始設計制造商 (ODM) 能夠充分利用全集成混合處理器解決方案的靈活性,迅速將兼具穩健操作系統、豐富用戶接口和高處理器性能的器件推向市場。 該器件的 DSP 內核采用基于 2 級緩存的架構。第 1 級程序緩存 (L1P) 是一個 32KB 的直接映射緩存,第 1 級數據緩存 (L1D) 是一個 32KB 的 2 路組相連緩存。第 2 級程序緩存 (L2P) 包含 256KB 的存儲空間,由程序空間和數據空間共享。L2 存儲器可配置為映射存儲器、緩存或二者的組合。盡管系統內的其他主機可訪問 DSP L2,但還是額外提供了一個 128KB 的 RAM 共享存儲器給其他主機使用,從而避免對 DSP 性能產生影響。 對于支持安全功能的器件,TI 的基本安全啟動可為用戶保護自主知識產權并防止外部實體修改用戶開發的算法。該安全啟動流程從一個基于硬件的“信任根”開始,確保代碼從一個已知安全的位置開始...

      發表于 2018-10-15 16:19 ? 6次閱讀
      TMS320C6748 TMS320C6748 ...

      TMS320C6720 TMS320C6727B...

      The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...

      發表于 2018-10-15 16:17 ? 10次閱讀
      TMS320C6720 TMS320C6727B...

      TMS320C6727B TMS320C6727...

      The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...

      發表于 2018-10-15 11:08 ? 2次閱讀
      TMS320C6727B TMS320C6727...

      SM320C6415-EP 增強型產品定點數字信...

      TMS320C64x ?? DSP(包括SM320C6414-EP,SM320C6415-EP和SM320C6416-EP器件)是TMS320C6000中性能最高的定點DSP產品。 DSP平臺。 SM320C64x ?? (C64x ??)設備是基于第二代高性能,先進的VelociTI ??德州儀器(TI)開發的超長指令字(VLIW)架構(VelociTI.2 ??),使這些DSP成為多通道和多功能應用的絕佳選擇。 C64x ??是C6000的代碼兼容成員?? DSP平臺。 C64x器件在500 MHz時鐘頻率下具有高達4000萬條指令/秒(MIPS)的性能,可為高性能DSP編程挑戰提供經濟高效的解決方案。 C64x DSP具有高速控制器的操作靈活性和陣列處理器的數字功能。 C64x DSP內核處理器有64個32位字長的通用寄存器和8個高度獨立的功能單元?? 2個乘法器用于32位結果和6個算術邏輯單元(ALU)??使用VelociTI.2擴展。八個功能單元中的VelociTI.2擴展包括新指令,以加速關鍵應用程序的性能并擴展VelociTI架構的并行性。 C64x每周期可產生4個32位乘法累加(MAC),總計每秒2400萬MAC(MMACS),或每周期8個8位MAC,總計4800 MMACS。 C64x DSP還具有特定于應...

      發表于 2018-10-15 11:06 ? 0次閱讀
      SM320C6415-EP 增強型產品定點數字信...

      SMJ320C6701-SP 抗輻射V類浮點數字...

      SMJ320C67x DSP是SMJ320C6000平臺中的浮點DSP系列。 SMJ320C6701('C6701)器件基于德州儀器(TI)開發的高性能,先進的VelociTI超長指令字(VLIW)架構,使該DSP成為多通道和多功能應用的絕佳選擇。憑借在140 MHz時鐘頻率下高達1千兆位每秒浮點運算(GFLOPS)的性能,'C6701為高性能DSP編程挑戰提供了經濟高效的解決方案。 'C6701 DSP具有高速控制器的操作靈活性和陣列處理器的數字能力。該處理器具有32個32位字長的通用寄存器和8個高度獨立的功能單元。八個功能單元提供四個浮點/定點ALU,兩個定點ALU和兩個浮點/定點乘法器。 'C6701每周期可以產生兩個乘法累加(MAC),總計每秒3.34億MAC(MMACS)。 'C6701 DSP還具有專用硬件邏輯,片上存儲器和額外的片上外設。 'C6701包含大量片上存儲器,具有強大而多樣的設置外圍設備。程序存儲器由64K字節塊組成,用戶可配置為高速緩存或存儲器映射程序空間。數據存儲器由兩個32K字節的RAM塊組成。外設集包括兩個多通道緩沖串行端口(McBSP),兩個通用定時器,一個主機端口接口(HPI)和...

      發表于 2018-10-09 15:12 ? 9次閱讀
      SMJ320C6701-SP 抗輻射V類浮點數字...

      TMS320VC5409A定點c

      TMS320VC5409A定點數字信號處理器(DSP)(以下簡稱5409A除非另有說明)基于先進的改進型哈佛架構,有一個程序存儲器總線和三個數據存儲器總線。該處理器提供具有高度并行性的算術邏輯單元(ALU),專用硬件邏輯,片上存儲器和其他片上外設。該DSP的操作靈活性和速度的基礎是高度專業化的指令集。 獨立的程序和數據空間允許同時訪問程序指令和數據,提供高度的并行性。可以在單個周期中執行兩個讀操作和一個寫操作。具有并行存儲和特定于應用程序的指令的指令可以充分利用該架構。此外,數據可以在數據和程序空間之間傳輸。這種并行性支持一組強大的算術,邏輯和位操作操作,這些操作都可以在一個機器周期中執行。 5409A還包括管理中斷的控制機制, 特性 具有三個獨立的16位數據存儲器總線和一個程序存儲器總線的高級多總線架構 40位算術邏輯單元(ALU)包括一個40位桶形移位器和兩個獨立的40位累加器 17- \ xD7 17位并行乘法器耦合到一個40位專用加法器,用于非流水線單周期乘法/累積(MAC)操作 比較,選擇和存儲單位(CSSU)以進行...

      發表于 2018-10-09 11:40 ? 0次閱讀
      TMS320VC5409A定點c

      SM320VC5510A-EP 增強型產品定點數...

      The 320VC5510 (5510) fixed-point digital signal processor (DSP) is based on the TMS320C55x DSP generation CPU processor core. The C55x? DSP architecture achieves high performance and low power through increased parallelism and total focus on reduction in power dissipation. The CPU supports an internal bus structure composed of one program bus, three data-read buses, two-data write buses, and additional buses dedicated to peripheral and DMA activity. These buses provide the ability to perform up to three data reads and two data writes in a single cycle. In parallel, the DMA controller can perform up to two data transfers per cycle independent of the CPU activity. The C55x CPU provides two multiply-accumulate (MAC) units, each capable of 17-bit x 17-bit multiplication in a single cycle. A central 40-bit arithmetic/logic unit (ALU) is supported by an additional 16-bit ALU. Use of the ALUs is under instruc...

      發表于 2018-10-09 11:37 ? 0次閱讀
      SM320VC5510A-EP 增強型產品定點數...

      SM320C6712D-EP 增強型產品浮點 D...

      320C67x ?? DSP(包括SM320C6712-EP,SM320C6712C-EP,SM320C6712D-EP器件)是浮動的成員TMS320C6000中的點DSP系列?? DSP平臺。 C6712,C6712C和C6712D器件基于德州儀器(TI)開發的高性能,先進的超長指令字(VLIW)架構,使這些DSP成為多通道和多功能應用的絕佳選擇。 p> C6712C /C6712D器件在時鐘頻率為167 MHz時性能高達10億次浮點運算(MFLOPS),是C6000中成本最低的DSP? DSP平臺。 C6712C /C6712D DSP具有高速控制器的操作靈活性和陣列處理器的數字能力。該處理器具有32個32位字長的通用寄存器和8個高度獨立的功能單元。八個功能單元提供四個浮點/定點ALU,兩個定點ALU和兩個浮點/定點乘法器。 C6712C /C6712D每個周期可以產生兩個MAC,總計300 MMACS。 C6712在時鐘頻率為100 MHz時性能高達6億次每秒浮點運算(MFLOPS)。該器件還為高性能DSP編程挑戰提供了經濟高效的解決方案。 C6712 DSP具有高速控制器的操作靈活性和陣列處理器的數字能力。該處理器具有32個32位字長的通用寄存器和8個高度獨立的功能單元。八個...

      發表于 2018-10-09 10:35 ? 16次閱讀
      SM320C6712D-EP 增強型產品浮點 D...

      SM320C6711D-EP 增強型產品浮點 D...

      320C67x ?? DSP(包括SM320C6711-EP,SM320C6711B-EP,SM320C6711C-EP,SM320C6711D-EP器件)撰寫TMS320C6000中的浮點DSP系列?? DSP平臺。 C6711,C6711B,C6711C和C6711D器件基于德州儀器(TI)開發的高性能,先進的超長指令字(VLIW)架構,使這些DSP成為多通道和多功能應用的絕佳選擇。 C6711 /C6711B器件的時鐘頻率為150 MHz,性能高達每秒9億次浮點運算(MFLOPS),可為高性能DSP編程挑戰提供經濟高效的解決方案。 C6711 /C6711B DSP具有高速控制器的操作靈活性和陣列處理器的數字能力。該處理器具有32個32位字長的通用寄存器和8個高度獨立的功能單元。八個功能單元提供四個浮點/定點ALU,兩個定點ALU和兩個浮點/定點乘法器。 C6711 /C6711B每個周期可以產生兩個MAC,總計300 MMACS。 在200 MHz或1350 MFLOPS的時鐘頻率下,每秒浮點運算高達12億次(MFLOPS) C6711C /C6711D器件的時鐘頻率為250 MHz(適用于6711D),還為高性能DSP編程挑戰提供了經濟高效的解決方案。 C6711C /C6711D DSP還具有高速...

      發表于 2018-10-09 10:33 ? 0次閱讀
      SM320C6711D-EP 增強型產品浮點 D...

      AM5706 Sitara 處理器:成本經優化的...

      AM570x Sitara ARM應用處理器旨在滿足現代嵌入式產品對于處理性能的強烈需求。 AM570x器件通過其極具有活性的全集成混合處理器解決方案,可實現較高的處理性能。此外,這些器件還將可編程的視頻處理功能與高度集成的外設集完美融合。 可編程性通過單核ARM Cortex-A15 RISC CPU并借助Neon™擴展和TI C66x VLIW浮點DSP內核實現。借助ARM處理器,開發人員能夠將控制函數與在DSP和協處理器上編程的其他算法分離其中,TI為ARM和C66x DSP提供了一系列完整的開發工具,其中包括C語言編譯器AM570x Sitara ARM應用處理器專為滿足現代嵌入式產品的強烈處理需求而打造。 AM570x器件通過集成的混合處理器解決方案的最大靈活性,帶來高處理性能。這些器件還將可編程視頻處理與高度集成的外設集相結合。 可編程性由具有Neon™擴展和TI C66x VLIW浮點DSP內核的單核ARM Cortex-A15 RISC CPU提供。 ARM處理器使開發人員能夠將控制功能與DSP和協處理器上編程的視覺算法分開,從而降低系統軟件的復雜性。 此外,TI還為A...

      發表于 2018-10-08 15:30 ? 11次閱讀
      AM5706 Sitara 處理器:成本經優化的...

      SMJ320C6701 軍用浮點數字信號處理器

      SMJ320C67x DSP是SMJ320C6000平臺中的浮點DSP系列。 SMJ320C6701(?? C6701)器件基于德州儀器(TI)開發的高性能,先進的VelociTI超長指令字(VLIW)架構,使該DSP成為多通道和多功能應用的絕佳選擇。 。憑借167 MHz時鐘頻率,每秒高達1千兆位浮點運算(GFLOPS)的性能,?? C6701為高性能DSP編程挑戰提供了經濟高效的解決方案。 ?? C6701 DSP具有高速控制器的操作靈活性和陣列處理器的數字能力。該處理器具有32個32位字長的通用寄存器和8個高度獨立的功能單元。八個功能單元提供四個浮點/定點ALU,兩個定點ALU和兩個浮點/定點乘法器。 ?? C6701每周期可以產生兩個乘法累加(MAC),總共每秒3.34億MAC(MMACS)。 ?? C6701 DSP還具有專用硬件邏輯,片上存儲器和額外的片上外設。 ?? C6701包含大量片上存儲器,具有強大的功能。各種外圍設備。程序存儲器由64K字節塊組成,用戶可配置為高速緩存或存儲器映射程序空間。數據存儲器由兩個32K字節的RAM塊組成。外設集包括兩個多通道緩沖串行端口(McBSP),兩個通用定時器,一個主機端口接口(HPI)和一個無縫外部...

      發表于 2018-09-29 11:49 ? 8次閱讀
      SMJ320C6701 軍用浮點數字信號處理器

      AM5K2E02 多核 ARM+DSP

      AM5K2E0x是一款基于TI的KeyStone II多核SoC架構的高性能器件,該器件集成了性能最優的Cortex-A15處理器雙核或四核CorePac可以高達1.4GHz的內核速度運行.TI的AM5K2E0x器件實現了一套易于使用的高性能,低功耗平臺,可供企業級網絡終端設備,數據中心網絡,航空電子設備和國防,醫療成像,測試和自動化等諸多應用領域的開發人員使用。 TI的KeyStone II架構提供了一套集成有ARM CorePac,(Cortex-A15處理器四核CorePac),網絡處理等各類子系統的可編程平臺,并且采用了基于隊列的通信系統,使得器件資源能夠高效且無縫地運作。這種獨特的器件架構中還包含一個TeraNet交換機,該交換機可能從可編程內核到高速IO的各類系統元素廣泛融合,確保它們以最高效率持續運作。 AM5K2E0x KeyStone II器件集成了大量的片上存儲ARMD CorePac中多達4個Cortex A15內核共享4MB L2緩存。該器件還集成了2MB的多核共享存儲器(每個MSMC),可用作共享的L3 SRAM。所有L2和MSMC存儲器均包含錯誤檢測與錯誤校正功能。該器件包含一個以1600MTPS傳輸速率運行的64位DDR-3...

      發表于 2018-09-29 11:42 ? 0次閱讀
      AM5K2E02 多核 ARM+DSP

      SMJ320C6201B 定點數字信號處理器,軍...

      320C6201B DSP是320C6000平臺中定點DSP系列的成員。 SM /SMJ320C6201B(C6201B)器件基于德州儀器(TI)開發的高性能,先進的VelociTI超長指令字(VLIW)架構,使該DSP成為多通道和多功能應用的絕佳選擇。 。 C6201B的時鐘頻率為200 MHz,性能高達1.6億次/秒(MIPS),為高性能DSP編程挑戰提供了經濟高效的解決方案。 C6201B是C6201的較新版本。 C6201B DSP具有高速控制器的操作靈活性和陣列處理器的數字能力。該處理器具有32個32位字長的通用寄存器和8個高度獨立的功能單元。八個功能單元提供六個算術邏輯單元(ALU)以實現高度并行性,兩個16位乘法器提供32位結果。 C6201B每個周期可以產生兩個乘法累加(MAC) - 總計每秒4億MAC(MMACS)。 C6201B DSP還具有專用硬件邏輯,片上存儲器和其他片上外設。 C6201B包含大量片上存儲器,并具有功能強大且多樣化的外設集。程序存儲器由64K字節塊組成,用戶可配置為高速緩存或存儲器映射程序空間。 C6201B的數據存儲器由兩個32K字節的RAM塊組成,以提高并發性。外設集包括兩個多通道緩沖串行端口(McBSP),兩個...

      發表于 2018-09-29 11:40 ? 0次閱讀
      SMJ320C6201B 定點數字信號處理器,軍...

      AM5708 Sitara 處理器:成本經優化的...

      AM570x Sitara ARM應用處理器旨在滿足現代嵌入式產品對于處理性能的強烈需求。 AM570x器件通過其極具有活性的全集成混合處理器解決方案,可實現較高的處理性能。此外,這些器件還將可編程的視頻處理功能與高度集成的外設集完美融合。 可編程性通過單核ARM Cortex-A15 RISC CPU并借助Neon™擴展和TI C66x VLIW浮點DSP內核實現。借助ARM處理器,開發人員能夠將控制函數與在DSP和協處理器上編程的其他算法分離其中,TI為ARM和C66x DSP提供了一系列完整的開發工具,其中包括C語言編譯器AM570x Sitara ARM應用處理器專為滿足現代嵌入式產品的強烈處理需求而打造。 AM570x器件通過集成的混合處理器解決方案的最大靈活性,帶來高處理性能。這些器件還將可編程視頻處理與高度集成的外設集相結合。 可編程性由具有Neon™擴展和TI C66x VLIW浮點DSP內核的單核ARM Cortex-A15 RISC CPU提供。 ARM處理器使開發人員能夠將控制功能與DSP和協處理器上編程的視覺算法分開,從而降低系統軟件的復雜性。 此外,TI還為A...

      發表于 2018-09-29 11:35 ? 36次閱讀
      AM5708 Sitara 處理器:成本經優化的...

      SMJ320VC33 數字信號處理器

      SMx320VC33 DSP是一款采用0.18μm四電平CMOS(TImeline)技術制造的32位浮點處理器。 SMx320VC33是德州儀器(TI)SM320C3x™系列DSP的一部分。 SM320C3x內部總線和特殊數字信號處理指令集具有高達150 MFLOPS的速度和靈活性。 SMx320VC33通過在其他處理器通過軟件或微代碼實現的硬件中實現功能來優化速度。這種硬件密集型方法提供了以前在單個芯片上不可用的性能。 SMx320VC33可以在一個周期內對整數或浮點數據執行并行乘法和ALU運算。每個處理器還擁有通用寄存器文件,程序高速緩存,專用ARAU,內部雙訪問存儲器,支持并發I /O的一個DMA通道以及較短的機器周期時間。這些特征導致高性能和易用性。大地址空間,多處理器接口,內部和外部生成的等待狀態,一個外部接口端口,兩個定時器,一個串行端口和多中斷結構大大增強了通用應用程序。 SM320C3x支持從主處理器到專用協處理器的各種系統應用程序。通過基于寄存器的架構,大地址空間,強大的尋址模式,靈活的指令集以及良好支持的浮點運算,可輕松實現高級語言支持。 SM /SMJ320VC33是一...

      發表于 2018-09-29 11:26 ? 24次閱讀
      SMJ320VC33 數字信號處理器

      SMJ320VC5416 SMJ320VC541...

      SMJ320VC5416定點數字信號處理器(DSP)(以下簡稱5416除非另有說明)基于先進的改進型哈佛架構,有一個程序存儲器總線和三個數據存儲器總線。該處理器提供具有高度并行性的算術邏輯單元(ALU),專用硬件邏輯,片上存儲器和其他片上外設。該DSP的操作靈活性和速度的基礎是高度專業化的指令集。 獨立的程序和數據空間允許同時訪問程序指令和數據,提供高度的并行性。可以在單個周期中執行兩個讀操作和一個寫操作。具有并行存儲和特定于應用程序的指令的指令可以充分利用該架構。此外,數據可以在數據和程序空間之間傳輸。這種并行性支持一組強大的算術,邏輯和位操作操作,這些操作都可以在一個機器周期中執行。 5416還包括管理中斷,重復操作和函數調用的控制機制。 特性 處理至MIL-PRF-38535(QML) 具有三個獨立的16位數據存儲器總線的高級多總線架構和一個程序存儲器總線 40位算術邏輯單元(ALU),包括一個40位桶形移位器和兩個獨立的40位累加器 17 x 17位并行乘法器耦合用于非流水線單周期乘法/累加(MAC)操作的40位專用加法器...

      發表于 2018-09-29 11:05 ? 2次閱讀
      SMJ320VC5416 SMJ320VC541...

      AM5726 Sitara 處理器: 雙核 AR...

      AM572x Sitara ARM應用處理器旨在滿足現代嵌入式產品對于處理性能的強烈需求。 AM572x器件通過其極具有活性的全集成混合處理器解決方案,可實現較高的處理性能。此外,這些器件不但具有可編程視頻處理功能,還融合了高度集成的外設集。每個AM572x器件都具有加密加速功能。 雙核ARM Cortex-A15 RISC CPU配有Neon™擴展和兩個TI C66x VLIW浮點DSP內核,可提供編程功能。借助ARM,開發人員能夠控制函數與在DSP和協處理器上編程的其他算法分離開來,從而降低系統軟件的復雜性。 此外,TI提供有一套針對ARM和C66x DSP的完整開發工具集,其中包括C語言編譯器,用于簡化編程和調度過程的DSP匯編優化器以及一個用于查看源代碼執行的調試接口。 特性 若要了解器件修訂版本1.1的相關信息,請參見SPRS915 ARM®Cortex®-A15雙核微處理器子系統 多達2個C66x™浮點VLIW DSP 對象代碼與C67x™和C64x +™完全兼容 每周期最多3...

      發表于 2018-09-29 11:00 ? 16次閱讀
      AM5726 Sitara 處理器: 雙核 AR...

      AM5716 Sitara 處理器: ARM C...

      AM571x Sitara ARM應用處理器旨在滿足現代嵌入式產品對于處理性能的強烈需求。 AM571x器件是一套極具靈活性的全集成混合處理器解決方案,可在各類應用發揮較高的處理性能。此外,這些器件還將可編程的視頻處理功能與高度集成的外設組完美融合。 可編程性是通過具有Neon™擴展組件的單核ARM Cortex-A15 RISC CPU和TI C66x VLIW浮點DSP內核實現的。借助ARM處理器,開發人員能夠將控制函數與在DSP和協處理器上編程的視覺算法分離開來,從而降低系統軟件的復雜性。 此外,TI為ARM和C66x DSP提供了一系列完整的開發工具,其中包括C編譯器,用于簡化編程和調度的DSP匯編優化器,可查看源代碼執行情況的調試界面等。 AM571x Sitara ARM處理器系列符合AEC-Q100標準。 特性 ARM®Cortex®-A15微處理器子系統 C66x浮點超長指令字(VLIW)數字信號處理器(DSP) 目標代碼與C67x和C64x +完全兼容 每周期最多32次16 x 16位定點乘法 ...

      發表于 2018-09-29 10:47 ? 17次閱讀
      AM5716 Sitara 處理器: ARM C...

      AM5748 Sitara 處理器:雙核 Arm...

      AM574x Sitara Arm應用處理器旨在滿足現代嵌入式產品的強烈處理需求。 AM574x器件通過以下方式實現高處理性能完全集成的混合處理器解決方案的最大靈活性。這些器件還將可編程視頻處理與高度集成的外設集合在一起。每個AM574x器件都提供加密加速。 可編程性由具有Neon™擴展的雙核Arm Cortex-A15 RISC CPU和兩個TI C66x VLIW浮點DSP內核提供。 Arm允許開發人員將控制功能與DSP和協處理器上編程的其他算法分開,從而降低系統軟件的復雜性。 此外,TI還為Arm和C66x提供了一整套開發工具。 DSP,包括C編譯器,用于簡化編程和調度的DSP匯編優化器,以及用于查看源代碼執行情況的調試接口。 所有設備都提供加密加速。高安全性(HS)設備上提供了所有其他受支持的安全功能,包括對安全啟動,調試安全性和對可信執行環境的支持的支持。有關HS器件的更多信息,請聯系您的TI代表。 AM574x Sitara Arm應用處理器旨在滿足現代嵌入式產品的強烈處理需求。 AM574x器件通過提供高處理性能完全集成的混合處理器解決方案的最大靈活性這些器件還...

      發表于 2018-09-25 16:17 ? 0次閱讀
      AM5748 Sitara 處理器:雙核 Arm...

      AM5746 Sitara 處理器:雙核 Arm...

      AM574x Sitara Arm應用處理器旨在滿足現代嵌入式產品的強烈處理需求。 AM574x器件通過以下方式實現高處理性能完全集成的混合處理器解決方案的最大靈活性。這些器件還將可編程視頻處理與高度集成的外設集合在一起。每個AM574x器件都提供加密加速。 可編程性由具有Neon™擴展的雙核Arm Cortex-A15 RISC CPU和兩個TI C66x VLIW浮點DSP內核提供。 Arm允許開發人員將控制功能與DSP和協處理器上編程的其他算法分開,從而降低系統軟件的復雜性。 此外,TI還為Arm和C66x提供了一整套開發工具。 DSP,包括C編譯器,用于簡化編程和調度的DSP匯編優化器,以及用于查看源代碼執行情況的調試接口。 所有設備都提供加密加速。高安全性(HS)設備上提供了所有其他受支持的安全功能,包括對安全啟動,調試安全性和對可信執行環境的支持的支持。有關HS器件的更多信息,請聯系您的TI代表。 AM574x Sitara Arm應用處理器旨在滿足現代嵌入式產品的強烈處理需求。 AM574x器件通過提供高處理性能完全集成的混合處理器解決方案的最大靈活性這些器件還...

      發表于 2018-09-25 16:12 ? 2次閱讀
      AM5746 Sitara 處理器:雙核 Arm...

      TMS320C6726B TMS320C6727...

      The TMS320C672x is the next generation of Texas Instruments' C67x generation of high-performance 32-/64-bit floating-point digital signal processors. The TMS320C672x includes the TMS320C6727B, TMS320C6726B, TMS320C6722B, and TMS320C6720 devices.(1) Enhanced C67x+ CPU. The C67x+ CPU is an enhanced version of the C67x CPU used on the C671x DSPs. It is compatible with the C67x CPU but offers significant improvements in speed, code density, and floating-point performance per clock cycle. At 350 MHz, the CPU is capable of a maximum performance of 2800 MIPS/2100 MFLOPS by executing up to eight instructions (six of which are floating-point instructions) in parallel each cycle. The CPU natively supports 32-bit fixed-point, 32-bit single-precision floating-point, and 64-bit double-precision floating-point arithmetic. Efficient Memory System. The memory controller maps the la...

      發表于 2018-09-25 16:04 ? 0次閱讀
      TMS320C6726B TMS320C6727...

      AM5K2E04 多核 ARM+DSP

      AM5K2E0x是一款基于TI的KeyStone II多核SoC架構的高性能器件,該器件集成了性能最優的Cortex-A15處理器雙核或四核CorePac可以高達1.4GHz的內核速度運行.TI的AM5K2E0x器件實現了一套易于使用的高性能,低功耗平臺,可供企業級網絡終端設備,數據中心網絡,航空電子設備和國防,醫療成像,測試和自動化等諸多應用領域的開發人員使用。 TI的KeyStone II架構提供了一套集成有ARM CorePac,(Cortex-A15處理器四核CorePac),網絡處理等各類子系統的可編程平臺,并且采用了基于隊列的通信系統,使得器件資源能夠高效且無縫地運作。這種獨特的器件架構中還包含一個TeraNet交換機,該交換機可能從可編程內核到高速IO的各類系統元素廣泛融合,確保它們以最高效率持續運作。 AM5K2E0x KeyStone II器件集成了大量的片上存儲ARMD CorePac中多達4個Cortex A15內核共享4MB L2緩存。該器件還集成了2MB的多核共享存儲器(每個MSMC),可用作共享的L3 SRAM。所有L2和MSMC存儲器均包含錯誤檢測與錯誤校正功能。該器件包含一個以1600MTPS傳輸速率運行的64位DDR-3...

      發表于 2018-09-25 14:42 ? 8次閱讀
      AM5K2E04 多核 ARM+DSP

      TMP411 ±1°C Programmable...

      TMP411設備是一個帶有內置本地溫度傳感器的遠程溫度傳感器監視器。遠程溫度傳感器,二極管連接的晶體管通常是低成本,NPN或PNP型晶體管或二極管,是微控制器,微處理器或FPGA的組成部分。 遠程精度為±1 °C適用于多個設備制造商,無需校準。雙線串行接口接受SMBus寫字節,讀字節,發送字節和接收字節命令,以設置報警閾值和讀取溫度數據。 TMP411器件中包含的功能包括:串聯電阻取消,可編程非理想因子,可編程分辨率,可編程閾值限制,用戶定義的偏移寄存器,用于最大精度,最小和最大溫度監視器,寬遠程溫度測量范圍(高達150°C),二極管故障檢測和溫度警報功能。 TMP411器件采用VSSOP-8和SOIC-8封裝。 特性 ±1°C遠程二極管傳感器 ±1°C本地溫度傳感器 可編程非理想因素 串聯電阻取消 警報功能 系統校準的偏移寄存器 與ADT7461和ADM1032兼容的引腳和寄存器 可編程分辨率:9至12位 可編程閾值限...

      發表于 2018-09-19 16:35 ? 8次閱讀
      TMP411 ±1°C Programmable...

      TMP468 具有引腳可編程的總線地址的高精度遠...

      TMP468器件是一款使用雙線制SMBus或I 2 C兼容接口的多區域高精度低功耗溫度傳感器。除了本地溫度外,還可以同時監控多達八個連接遠程二極管的溫度區域。聚合系統中的溫度測量可通過縮小保護頻帶提升性能,并且可以降低電路板復雜程度。典型用例為監測服務器和電信設備等復雜系統中不同處理器(如MCU,GPU和FPGA)的溫度。該器件將諸如串聯電阻抵消,可編程非理想性因子,可編程偏移和可編程溫度限值等高級特性完美結合,提供了一套精度和抗擾度更高且穩健耐用的溫度監控解決方案。 八個遠程通道(以及本地通道)均可獨立編程,設定兩個在測量位置的相應溫度超出對應值時觸發的閾值。此外,還可通過可編程遲滯設置避免閾值持續切換。 TMP468器件可提供高測量精度(0.75°C)和測量分辨率(0.0 625°C)。該器件還支持低電壓軌(1.7V至3.6V)和通用雙線制接口,采用高空間利用率的小型封裝(3mm×3mm或1.6mm×1.6mm),可在計算系統中輕松集成。遠程結支持-55°C至+ 150°C的溫度范圍。 特性 8通道遠程二極管溫度傳感器精度:±0.75&...

      發表于 2018-09-18 16:05 ? 4次閱讀
      TMP468 具有引腳可編程的總線地址的高精度遠...
      上海快3开奖走势图
      <em id="0s9ur"></em>

      <em id="0s9ur"></em>
      <div id="0s9ur"><ol id="0s9ur"></ol></div>
      <div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

          <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>
          <em id="0s9ur"></em>

          <em id="0s9ur"></em>
          <div id="0s9ur"><ol id="0s9ur"></ol></div>
          <div id="0s9ur"><tr id="0s9ur"><object id="0s9ur"></object></tr></div>

              <dl id="0s9ur"><ins id="0s9ur"><small id="0s9ur"></small></ins></dl>